短波跳頻電臺頻率合成器的設計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩101頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、本研究直接來自工程某型短波數(shù)字化電臺的工程研制過程,具有重要的現(xiàn)實意義和廣闊的應用前景。該電臺采用數(shù)字信號處理技術(DSP)完成了對中頻信號的數(shù)字化、基帶信號的調制解調、數(shù)字話、數(shù)據(jù)等業(yè)務功能以及通信的自動化。應用了第三代短波自適應跳頻通信體制(3 G-ALE)使本電臺可以在短波波段內實現(xiàn)分波段跳頻,從而實現(xiàn)了短波電臺的抗干擾能力,并可對數(shù)字話和數(shù)據(jù)進行加密,有力地保證了傳輸信息的安全性。設計的頻率合成器單元是短波跳頻電臺實現(xiàn)抗干擾的關

2、鍵部件,該單元一本振信號的跳變最終反映在電臺載波頻率的跳變上,所以該單元的指標性能對短波電臺的性能同樣有著不可忽視的影響。
  本文首先從公司已應用頻率合成器方案存在的問題入手,對已應用頻率合成器進行了結果測量并給出測量頻譜圖、相噪圖及具體的雜散數(shù)據(jù)值,并分析了頻譜問題的主要來源。在不改變原方案的基礎上,經(jīng)試驗給出雜散和相噪的改進措施,得出改進前后的雜散數(shù)據(jù)值對比情況。由此提出本課題中的DDS+PLL混合的頻率合成器方案,對頻率合

3、成器單元做出進一步優(yōu)化,目的在于實現(xiàn)一款高穩(wěn)定度、低成本、低相噪、低雜散、高分辨率并滿足頻率切換時間要求的頻率合成器。相對已應用頻率合成器,在電路原理設計上,考慮了頻率合成器單元一、二本振的獨立性,以減少互相之間的串擾現(xiàn)象;在器件選型上,提高了對影響頻率合成器頻譜性能的器件要求,如VCO、TCXO、DDS及二本振鎖相環(huán)芯片;在PCB排板上,采用四層排板,在中間層模塊化獨立鋪地,并將易受干擾的電路進一步增加屏蔽措施;鑒相頻率和環(huán)路帶寬的選

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論