2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩66頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、隨著VLSI技術和MEMS技術迅速發(fā)展,使得單片集成傳感器技術已成為傳感器研究的主要方向?;趩纹蓚鞲衅鲗ζ鋬?nèi)部模數(shù)轉(zhuǎn)換器的速度和分辨率要求不高,在滿足前二者的情況下著重考慮面積和功耗都盡量小。鑒于逐次逼近型ADC是中高分辨率、低功耗ADC設計中的最佳結(jié)構(gòu),本文在傳統(tǒng)的SAR ADC基礎上對各個子模塊進行調(diào)整改進,使之達到低功耗要求。
  本文基于CSMC0.5μ m DPTM CMOS工藝,實現(xiàn)一種10位具有2MS/s速度的

2、SAR ADC,包含的子模塊有:采樣保持電路,DAC模塊,比較器和數(shù)字控制邏輯。其中采樣保持電路采用自舉開關來實現(xiàn),可提高開關的線性度,減小失真,實現(xiàn)精確采樣;DAC電路的電容陣列開關順序也得到了改進,降低DAC上的功耗;比較器采用恒流源動態(tài)比較器,通過時鐘的控制,降低了比較器的靜態(tài)功耗。仿真和驗證是在Cadence軟件平臺上進行的,使用Specter和MATLAB等EDA軟件對各個子電路及整體電路進行功能仿真和驗證,參數(shù)調(diào)整使之達到設

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論