二進制和非二進制LDPC譯碼器的FPGA設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩65頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、自從信息論的創(chuàng)始人香農(nóng)(Shannon)在其論文中提出了信道編碼的理念后,學(xué)者們就開始投身于研究發(fā)現(xiàn)復(fù)雜度低、易于實現(xiàn)且逼近香濃極限的性能優(yōu)異的信道編碼。上個世紀(jì)六十年代,麻省理工學(xué)院的Robert Gallager第一次提出了LDPC碼,即低密度奇偶校驗碼(Low Density Parity Check Codes)。但是由于當(dāng)時的計算能力有限,LDPC一直沒有引起人們的注意,直到1996年,人們才重新發(fā)現(xiàn)了LDPC碼的優(yōu)異性能。這

2、些年來,F(xiàn)PGA技術(shù)的進步越來越快,并且FPGA具有功能性能強大,開發(fā)周期很短,可以重復(fù)進行編程等特點,已成為硬件設(shè)計中的首選器件之一。因此,本文采用FPGA來設(shè)計和實現(xiàn)一種可以合理的兼顧吞吐量、資源和復(fù)雜度的LDPC碼編譯碼器。
  本文將基于二進制LDPC和非二進制LDPC編譯碼器的FPGA設(shè)計和實現(xiàn)展開研究:首先,基于對現(xiàn)有的二進制LDPC碼和非二進制LDPC碼譯碼算法的研究和分析,確定了以硬件實現(xiàn)復(fù)雜度較低且性能損失較少的

3、Min-Sum算法和EMS算法分別作為二進制LDPC譯碼器和非二進制LDPC譯碼器FPGA實現(xiàn)的譯碼算法并使用Matlab進行誤碼率仿真。其次,本文確定了部分并行結(jié)構(gòu)作為本文譯碼器的實現(xiàn)結(jié)構(gòu),使用硬件描述語言Verilog以及VHDL進行各模塊實現(xiàn)。另外,為了提高譯碼器的實用性,本文對譯碼器的結(jié)構(gòu)進行了優(yōu)化使其可以靈活配置以支持不同碼率或者碼長的LDPC碼譯碼;為了提高連續(xù)譯碼能力,程序增加了數(shù)據(jù)乒乓操作輸入數(shù)據(jù)存儲功能;為了提高吞吐率

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論