版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、Abstract第一章緒論l.i研究背景與意義1.2國內(nèi)外研宄現(xiàn)狀1.3本文的主要內(nèi)容1.4論文組織結(jié)構(gòu)第二章DAC的原理與結(jié)構(gòu)2.1弓丨言2.2DAC的性能指標2.2.1靜態(tài)性能指標2.2.2動態(tài)性能指標2.3數(shù)字編碼邏輯2.4常見DAC結(jié)構(gòu)2.4.1電阻分壓型DAC2.4.2R2R梯形電阻網(wǎng)絡(luò)DAC2.4.3A2;型DAC2.3.4電流舵DAC2.5本章小結(jié)第三章帶隙基準參考源原理與設(shè)計分析
2、........3.1弓丨言3.2帶隙基準源原理與性能指標介紹......3.2.1帶隙基準源基本工作原理.......3.2.2基準源主要性能指標介紹.......3.3基準源的發(fā)展現(xiàn)狀3.4影響帶隙基準源精度的因素介紹3.5指數(shù)曲率補償介紹3.5.1指數(shù)曲率補償電路結(jié)構(gòu)3.5.2指數(shù)曲率補償原理3.6本章小結(jié)第四章高精度電流舵DAC設(shè)計分析4.1電流舵DAC的編碼方式4.2影響精度的因素4.2.1開關(guān)不同步的影響摘
3、要隨著工業(yè)控制系統(tǒng)精度和速度的不斷提高,作為現(xiàn)代工業(yè)控制系統(tǒng)中數(shù)字與模擬部分之間的橋梁,數(shù)模轉(zhuǎn)換器(DAC)和模數(shù)轉(zhuǎn)換器(ADC)旳速度和精度己經(jīng)成為制約整個工業(yè)控制系統(tǒng)速度和精度的瓶頸之一。與重視數(shù)模轉(zhuǎn)換器動態(tài)特性的通信領(lǐng)域不同,在工業(yè)控制領(lǐng)域,數(shù)模轉(zhuǎn)換器的靜態(tài)特性更為重要。電流舵DAC是最為常見的高速DAC結(jié)構(gòu)。但是,由于集成電路工藝中不可避免的存在失配,電流舵DAC的精度往往被限制在10位以下,無法滿足16位高精度DAC的要求。為
4、解決上述問題,本文通過對電流舵DAC中誤差來源的分析和研宄,確定了DAC的編碼與電流源尺寸對DAC性能的影響。通過分析、應(yīng)用電流自校準技術(shù),完成了一個采用分段式編碼的16位電流舵DAC的設(shè)計。同時,本文還完成了一個可應(yīng)用于16位DAC的高精度帶隙基準參考源的設(shè)計。本文在華虹NECBCD35工藝下仿真驗證了所設(shè)計的DAC與帶隙基準源。仿真結(jié)果表明,DAC的DNL和INL指標分別為0.25LSB和0.3LSB,建立時間小于40ns帶隙基準源
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 8位電流舵型DAC研究.pdf
- 基于動態(tài)誤差校正的16位200MSPS電流舵DAC設(shè)計.pdf
- 基于電流源梯度誤差抑制技術(shù)的12位電流舵DAC設(shè)計.pdf
- 8位高速電流舵型DAC電路研究與設(shè)計.pdf
- 10位電流舵型CMOS工藝的DAC.pdf
- 12位200MS-s高SFDR電流舵DAC設(shè)計.pdf
- 數(shù)字陀螺中電流舵DAC的設(shè)計.pdf
- 11位80MSPS分段式電流舵DAC的設(shè)計.pdf
- 12位分段式電流舵DAC的分析與設(shè)計.pdf
- 一種低功耗10位電流舵DAC的設(shè)計與實現(xiàn).pdf
- 高速高精度電流舵型DAC的設(shè)計.pdf
- 基于DWA的12位分段式電流舵型DAC設(shè)計.pdf
- 高速高精度電流舵DAC的設(shè)計與研究.pdf
- CMOS電流舵DAC設(shè)計高層次研究.pdf
- 高速高精度電流舵DAC的研究和設(shè)計.pdf
- 基于65nm工藝的10位,100MHz的電流舵DAC設(shè)計.pdf
- 8位100MSPS電流舵CMOS DAC的研究及其典型單元電路設(shè)計.pdf
- 高速電流舵DAC動態(tài)性能的提升研究.pdf
- 0.18μmcmos高速高精度電流舵dac的研究與設(shè)計
- 10bits,200MHz分段電流舵DAC的設(shè)計.pdf
評論
0/150
提交評論