基于FPGA的PCIe總線DMA平臺設(shè)計.pdf_第1頁
已閱讀1頁,還剩53頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著通信技術(shù)的迅速發(fā)展,LTE應(yīng)運而生,LTE系統(tǒng)具有網(wǎng)絡(luò)時延減少、更高的用戶數(shù)據(jù)速率、系統(tǒng)容量和覆蓋的改善的優(yōu)點,但缺點也明顯:對帶寬的要求,對傳輸速率的要求等都使得系統(tǒng)更復(fù)雜。傳統(tǒng)的PCI,PCI X等總線,因其性能無法達到系統(tǒng)的傳輸要求,正逐步淘汰,PCIe總線作為新一代的總線標(biāo)準(zhǔn),它具有數(shù)據(jù)傳輸速率高,可更好地支持未來高端顯卡等優(yōu)點,在LTE系統(tǒng)的物理層中,設(shè)計基于PCIe總線DMA傳輸方式的數(shù)據(jù)通道平臺可有效進行數(shù)據(jù)傳輸,減少

2、了數(shù)據(jù)傳輸?shù)钠款i。并且PCIe總線具有良好的可擴展性,可通過對系統(tǒng)升級來實現(xiàn)更高數(shù)據(jù)傳輸速率的要求。
  本文設(shè)計的基于FPGA的PCIe總線DMA平臺系統(tǒng)的設(shè)計有很重要的實際意義,它充分利用了PCIE總線的眾多優(yōu)點,解決了LTE系統(tǒng)中分布式基站的數(shù)據(jù)傳輸問題,為整個系統(tǒng)的實現(xiàn)打下了良好基礎(chǔ)。
  本文的研究內(nèi)容包含以下三部分:
  首先,深入研究了PCIe總線協(xié)議,剖析PCIe協(xié)議標(biāo)準(zhǔn)中三個層面的不同分工,在不同層面

3、的數(shù)據(jù)傳送包的不同格式下的不同功能。縱觀LTE的發(fā)展?fàn)顩r,PCIe總線技術(shù)必成為主流。
  其次,在深入研究了PCIe協(xié)議的基礎(chǔ)上,利用Xilinx公司的PCIe IP Core生成了系統(tǒng)所需的PCIe總線下的Endpoint模塊,在Endpoint模塊基礎(chǔ)上,設(shè)計DMA模塊,并針對本項目的要求設(shè)計接口模塊。
  最后,編寫測試模塊,在Modelsim中對PCIe-DMA進行聯(lián)合仿真,驗證功能正確后,在ISE環(huán)境中進行板上調(diào)

4、試。
  通過實際板卡測試,系統(tǒng)的DMA傳輸速度可穩(wěn)定達到2Gbps,沒有丟幀和誤碼現(xiàn)象,系統(tǒng)能夠穩(wěn)定運行,能達到LTE系統(tǒng)中分布式基站中傳輸功能模塊的設(shè)計要求。
  本文的創(chuàng)新點是虛擬FIFO的設(shè)計,虛擬FIFO提供時鐘域的交叉,可存儲和轉(zhuǎn)發(fā)大的數(shù)據(jù)包,解決了DDR3 SDRAM直接讀取寫入低效率的問題。采用了虛擬FIFO使需要讀取和寫入的數(shù)據(jù)包在此重新打包,可大大的提高傳輸效率,并且FIFO與memory control

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論