功率放大器外文翻譯---應(yīng)用于功率放大器的過(guò)壓保護(hù)電路_第1頁(yè)
已閱讀1頁(yè),還剩8頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本科畢業(yè)論文(設(shè)計(jì))外文翻譯0外文翻譯:應(yīng)用于功率放大器的過(guò)壓保護(hù)電路原文來(lái)源:Electronics, Circuits and Systems.15th IEEE International Conference ,2008. ICECS 2008:161-164譯文正文:摘要隨著移動(dòng)通信設(shè)備對(duì)更高集成度和更低成本的需求的增加,使用 CMOS 功率放大器來(lái)代替 GaAs 或者 SiGe 功率放大器的趨勢(shì)越來(lái)越大。雖然目前 CMOS

2、價(jià)格相對(duì)比較低廉,但是其射頻性能存在劣勢(shì),而且還有低的擊穿電壓。這個(gè)問(wèn)題特別體現(xiàn)在 PA 的輸出級(jí),當(dāng)負(fù)載不匹配是,導(dǎo)致高電壓駐波比(VSWR)并在 PA 輸出高峰峰值電壓。本文在 0.13mm CMOS 工藝下設(shè)計(jì)了一個(gè) 27dBm PA,包括VSWR 保護(hù)電路。一個(gè)控制回路檢測(cè)在 PA 輸出端的高電壓振幅尖峰以降低 PA 的增益,從而降低輸出電壓擺幅達(dá)到理想值。1、引言 、引言功率放大器是每個(gè)射頻發(fā)射機(jī)的最重要部分之一。大多數(shù)功率放

3、大器是基于 SiGe 或 GaAs 工藝技術(shù),而收發(fā)器和基帶電路更加傾向于使用低成本的標(biāo)準(zhǔn) CMOS 技術(shù)。CMOS PA 可以使得整個(gè)完整的無(wú)線(xiàn)電系統(tǒng)集成在單個(gè)芯片中,這對(duì)于成本和面積的減少是相當(dāng)可觀(guān)的。雖然 CMOS PA 的設(shè)計(jì)是一個(gè)非常大的挑戰(zhàn),但是現(xiàn)代深亞微米 CMOS 工藝的性能接近 SiGe 或 GaAs PA 更加具有吸引力。一個(gè)主要的問(wèn)題是將在所有可能的情況之下保證可靠的操作。如果負(fù)載失配時(shí),在 PA 輸出端將導(dǎo)致高的

4、 VSWR,這個(gè)問(wèn)題對(duì)于標(biāo)準(zhǔn) CMOS 晶體管的低擊穿電壓非常重要。本文提出了一種用于 CMOS 功率放大器的 VSWR 保護(hù)電路。該電路另外設(shè)計(jì)附加在一個(gè)輸出功率為 27 dBm 的兩級(jí)差分功率放大器中。這個(gè) PA 的設(shè)計(jì)是為了集成在 DECT 電話(huà)芯片中,和參考文獻(xiàn)[1]類(lèi)似。PA 的設(shè)計(jì)細(xì)節(jié)和測(cè)試結(jié)果參照文獻(xiàn)[2]。本文結(jié)果如下:首先簡(jiǎn)單介紹了 PA 的非理想影響。第三部分介紹了可能的解決方案。第四部分給出了 PA 的整體結(jié)果和設(shè)

5、計(jì)。接著對(duì) VSWR 保護(hù)電路做了詳細(xì)的介紹,最后給出了測(cè)試和仿真結(jié)果。2、PA 的非理想因素 的非理想因素CMOS PA 的可靠性問(wèn)題主要包括三個(gè)方面:由于熱載流子效應(yīng),模擬 CMOS 電路的 RF 性能會(huì)退化[3]。當(dāng)漏極電場(chǎng)強(qiáng)度高時(shí),溝道電子將對(duì) Si-SiO2 表層產(chǎn)生破壞,從而出現(xiàn)熱載流子效應(yīng)。這將導(dǎo)致 MOSFET 的開(kāi)啟電壓增大使得跨導(dǎo)降低。電遷移通常是指在電場(chǎng)的作用下導(dǎo)電離子運(yùn)動(dòng)造成元件或電路失效的現(xiàn)象。它可能會(huì)導(dǎo)致線(xiàn)路

6、空隙,甚至差距,導(dǎo)致了芯片的破壞。電遷移是一個(gè)問(wèn)題,尤其是當(dāng)大的直流電流密度存在同一個(gè)線(xiàn)路中。最后,CMOS 晶體管的一個(gè)致命威脅是柵氧化層或 PN 結(jié)暴露在過(guò)高的電壓下會(huì)直接被擊穿。0.13?m 工藝的柵級(jí)擊穿電壓根據(jù)晶體管的種類(lèi)在 4.5V~8.5V 之間。PN 結(jié)的反向擊穿電壓約為7V。3、天線(xiàn)上負(fù)載失配造成的過(guò)高電壓 、天線(xiàn)上負(fù)載失配造成的過(guò)高電壓本科畢業(yè)論文(設(shè)計(jì))外文翻譯2圖 2B 輸出匹配和差分至單端轉(zhuǎn)換負(fù)載阻抗變換和差分

7、到單端轉(zhuǎn)換被微型 LC 利用。差分負(fù)載阻抗功率放大器輸出轉(zhuǎn)變的是相同的頻率,它是由高次諧波的不平等。因此,在不同峰值電壓漏輸出駐波比時(shí),可能會(huì)有所不同應(yīng)用條件。因此,有必要監(jiān)測(cè)與過(guò)壓檢測(cè)器都漏輸出的峰值電壓C: 過(guò)電壓檢測(cè):對(duì)于過(guò)電壓檢測(cè)電路如圖 3 它由 n 個(gè)二極管鏈和一個(gè)并聯(lián)電阻電容組成。在最后節(jié)點(diǎn)射頻射出二極管鏈?zhǔn)沁B接到功率放大器漏極輸出節(jié)點(diǎn)。在正常運(yùn)作的二極管的電壓 N?Vknee 總和大于最大漏極電壓擺幅較大。因此,輸出電壓

8、不加載和功率放大器的表現(xiàn)也沒(méi)有變差。如果在駐波比情況下,PA 的峰值輸出電壓超過(guò) n?Vknee,通過(guò)二極管鏈和電容器的電流。電壓 Vcontrol,這是用來(lái)控制偏壓,上升到 Vcontrol = VRFout - nVknee。高阻抗并聯(lián)電阻必須履行的駐波條件,允許功率放大器返回正常狀態(tài)。或者到一個(gè)高阻抗低偏置電阻器使用,有可能節(jié)省芯片面積。很顯然,采用二極管連接的 PMOS 晶體管,用晶體管代替二極管是不可能的。一個(gè)二極管連接的晶體

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論