版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、傳統(tǒng)的信號(hào)處理平臺(tái)因其可重復(fù)性不夠、缺乏通用性等缺點(diǎn)已不能滿足高速信號(hào)處理對(duì)靈活性的要求。根據(jù)實(shí)際需求,設(shè)計(jì)了基于VPX架構(gòu)的高速信號(hào)處理平臺(tái)方案,并實(shí)現(xiàn)了平臺(tái)中的數(shù)據(jù)存儲(chǔ)及傳輸技術(shù)。平臺(tái)采用高性能FPGA作為信號(hào)處理芯片,實(shí)現(xiàn)信號(hào)的并行處理;采用DDR3 SDRAM進(jìn)行數(shù)據(jù)的存儲(chǔ);采用GTX進(jìn)行高速數(shù)據(jù)傳輸。平臺(tái)可擴(kuò)展性好、通用性強(qiáng),具備很強(qiáng)的信號(hào)處理、存儲(chǔ)和傳輸能力。
針對(duì)平臺(tái)中大量數(shù)據(jù)的緩存,利用Xilinx提供的MI
2、GIP核,設(shè)計(jì)了基于FPGA的DDR3控制器。通過(guò)對(duì)MIG核用戶接口的分析和設(shè)計(jì),完成了對(duì)DDR3的讀寫(xiě)控制,并設(shè)計(jì)了自檢模型,完成了控制器的硬件測(cè)試。結(jié)果表明,在DDR3主時(shí)鐘頻率為800MHz時(shí),其持續(xù)讀寫(xiě)速度達(dá)到3.2GB/s,足以滿足需求。控制器具有較好的靈活性和可移植性,可以靈活的應(yīng)用到不同的工程中。
平臺(tái)中FPGA之間采用GTX進(jìn)行數(shù)據(jù)傳輸,以GTX收發(fā)器作為物理層,以Aurora8B/10B作為通信協(xié)議,完成了高
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- DBF多通道高速信號(hào)處理平臺(tái)設(shè)計(jì)及實(shí)現(xiàn).pdf
- epp高速數(shù)據(jù)采集與labview接口實(shí)現(xiàn)
- GNSS通用導(dǎo)航信號(hào)處理平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 區(qū)間信號(hào)測(cè)試平臺(tái)信號(hào)處理及通信接口研究.pdf
- 基于多DSP的高速通用信號(hào)處理平臺(tái)的設(shè)計(jì)與研究.pdf
- FuTURE FDD試驗(yàn)系統(tǒng)中信號(hào)處理板及高速串行接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- PXI EXPRESS總線的接口實(shí)現(xiàn)及應(yīng)用.pdf
- 井下儀器CAN總線研究及接口實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)處理中的高速串行接口互連設(shè)計(jì).pdf
- 視頻信號(hào)高速處理硬件平臺(tái)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- “微機(jī)原理與接口實(shí)驗(yàn)裝置”的設(shè)計(jì)、實(shí)現(xiàn)及優(yōu)化.pdf
- 銀企互聯(lián)通用接口平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)系統(tǒng)的通用信號(hào)處理硬件平臺(tái)設(shè)計(jì).pdf
- 基于軟件無(wú)線電的高速信號(hào)處理平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速通用數(shù)據(jù)采集平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 通用測(cè)井平臺(tái)數(shù)據(jù)接口設(shè)計(jì)與程序并發(fā)實(shí)現(xiàn).pdf
- 通用信號(hào)處理板卡的CPCI總線接口設(shè)計(jì)和驅(qū)動(dòng)開(kāi)發(fā).pdf
- 基于USB接口實(shí)現(xiàn)ADSLModem的研究.pdf
- 基于webservice技術(shù)的sap接口實(shí)現(xiàn)
- 基于Altera FPGA的PCI Express接口實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論