2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩83頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著自動測試系統(tǒng)的發(fā)展,在其中扮演重要角色的數(shù)據(jù)記錄器對存儲介質(zhì)的各項要求也逐漸提高。eMMC是一種內(nèi)部嵌入Nand Flash控制器的新型存儲芯片,已經(jīng)廣泛應(yīng)用于消費電子領(lǐng)域如智能手機(jī)、平板電腦等。eMMC在容量、成本、體積、存儲速率以及控制方式上與Nand Flash芯片相比都有著明顯的優(yōu)勢。本文主要通過研究 eMMC5.0器件的控制方法以將其應(yīng)用到高速大容量存儲卡的研制中,為存儲介質(zhì)升級提供了新的解決方案。
  本文以 eM

2、MC5.0規(guī)范為研究基礎(chǔ),對規(guī)范中的主要工作模式、速度模式以及操作時序等方面進(jìn)行了研究總結(jié),并歸納出總線協(xié)議中適用于本文研究的重點內(nèi)容。通過硬件設(shè)計為實現(xiàn) eMMC在高速大容量存儲卡中的應(yīng)用提供解決方案,對主要技術(shù)指標(biāo)進(jìn)行分析之后設(shè)計了硬件的詳細(xì)方案,按照功能主要劃分為存儲模塊、緩存模塊、信息記錄模塊、主控制器以及擴(kuò)展PXI Express接口。系統(tǒng)以FPGA作為主控制器以實現(xiàn)良好的時序性能和I/O性能。在關(guān)鍵器件的布局和關(guān)鍵信號的布線

3、中充分考慮了硬件電路的設(shè)計原則。
  在系統(tǒng)固件設(shè)計中按照功能的實現(xiàn)對固件方案進(jìn)行了詳細(xì)設(shè)計。核心功能模塊為 eMMC控制邏輯,通過對 eMMC命令發(fā)送、響應(yīng)接收以及數(shù)據(jù)的寫入與讀取等底層模塊的設(shè)計實現(xiàn)了eMMC在HS200模式下8bits總線寬度模式下的存儲,在控制邏輯的模塊劃分與接口功能劃分時根據(jù)流程控制的需求實現(xiàn)了模塊復(fù)用,節(jié)約了主控制器的邏輯資源。通過對物理層接口的時序設(shè)計實現(xiàn)了eMMC控制邏輯的通用性和可移植性。固件設(shè)計

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論