版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、I摘要隨著計算機技術(shù)和電子技術(shù)的迅速發(fā)展,現(xiàn)在的搶答器的功能越來越強,準確性和可靠性也越來越高。大部分傳統(tǒng)的搶答器都是基于數(shù)字電路構(gòu)成的,不僅制作過程復(fù)雜,而且可靠性和準確性較低,還有成品面積大,安裝、維護困難等問題。近年來電子技術(shù)得到迅速發(fā)展,使得電子系統(tǒng)的設(shè)計者利用EDA軟件,就可以獨立設(shè)計所需的專用集成電路(ASIC)器件,現(xiàn)在利用現(xiàn)場可編輯邏輯門陣列(簡稱FPGA)制作的搶答器,不僅制作過程簡單,而且準確性也更高。本設(shè)計的主芯片
2、是EP2C35F672C8,系統(tǒng)由組別判斷電路、分頻電路、倒計時電路、搶答判別電路、掃描信號產(chǎn)生電路、信號匹配電路和顯示電路組成。該搶答器可以容納四組八位選手同時參與搶答,系統(tǒng)具有清零功能和倒計時功能。經(jīng)編譯和仿真所設(shè)計的程序,并下載到開發(fā)系統(tǒng)上進行調(diào)試驗證,最終完成搶答器的設(shè)計。關(guān)鍵詞:關(guān)鍵詞:電子設(shè)計自動化;可編程邏輯門陣列;搶答器III目錄目錄摘要..........................................
3、......................IAbstract...............................................................II1緒論.................................................................11.1前言..................................................
4、............11.2搶答器研究的背景與意義............................................11.3搶答器的研究現(xiàn)狀..................................................11.4系統(tǒng)設(shè)計要求......................................................22搶答器總體設(shè)計方案............
5、.......................................32.1系統(tǒng)總體方案設(shè)計..................................................32.2FPGA的簡介.......................................................32.2.1FPGA的結(jié)構(gòu)與工作原理...................................
6、.....42.2.2FPGA的特點..................................................42.3FPGA的開發(fā)流程...................................................52.4關(guān)于VHDL.........................................................73搶答器的系統(tǒng)設(shè)計方案和主要模塊設(shè)計..
7、.................................93.1系統(tǒng)具體方案設(shè)計..................................................93.2主要模塊設(shè)計.....................................................103.2.1組別判斷模塊................................................1
8、03.2.2搶答判別模塊................................................103.2.3倒計時模塊..................................................113.2.4掃描信號產(chǎn)生模塊............................................113.2.5數(shù)碼管位信號與段信號匹配模塊..................
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 搶答器畢業(yè)設(shè)計
- 數(shù)字搶答器畢業(yè)設(shè)計
- plc知識搶答器畢業(yè)設(shè)計--知識競賽搶答器設(shè)計
- 畢業(yè)設(shè)計-電子搶答器
- 無線搶答器畢業(yè)設(shè)計
- 畢業(yè)設(shè)計---搶答器的設(shè)計
- 四路搶答器畢業(yè)設(shè)計
- 基于plc搶答器畢業(yè)設(shè)計
- 基于plc搶答器畢業(yè)設(shè)計
- 畢業(yè)設(shè)計四組搶答器
- 數(shù)字搶答器的畢業(yè)設(shè)計
- plc搶答器論文數(shù)字搶答器論文
- 畢業(yè)設(shè)計----競賽搶答器的設(shè)計
- 數(shù)字四路搶答器畢業(yè)設(shè)計
- 9路智能搶答器畢業(yè)設(shè)計
- 畢業(yè)設(shè)計(論文)-聲光顯示智力競賽搶答器
- 畢業(yè)設(shè)計(論文)基于proteus的八人搶答器
- 畢業(yè)設(shè)計(論文)-基于fpga的電子搶答器的設(shè)計
- 八路搶答器畢業(yè)設(shè)計
- 畢業(yè)設(shè)計---多路智能電子搶答器設(shè)計
評論
0/150
提交評論