已閱讀1頁,還剩2頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、基于基于FPGA的FSK調(diào)制解調(diào)器的設計及實現(xiàn)調(diào)制解調(diào)器的設計及實現(xiàn)1.FSK調(diào)制FSK調(diào)制的核心部分包括分頻器、二選一選通開關等。圖1[2]中的兩個分頻器分別產(chǎn)生兩路數(shù)字載波信號;二選一選通開關的作用是:以基帶信號作為控制信號,當基帶信號為0,選通載波f1;當基帶信號為1時,選通載波f2。從選通開關輸出的信號就是數(shù)字FSK信號,調(diào)制信號為數(shù)字信號。圖1FSK調(diào)制方框圖FSK調(diào)制VHDL程序仿真圖如圖2所示,載波f1和f2分別是通過對c
2、lk的12分頻和2分頻得到的。圖2FSK調(diào)制VHDL程序仿真圖2.FSK解調(diào)在解調(diào)器的設計中已調(diào)信號是連續(xù)的波形,有兩個不同的頻率,在FPGA實驗平臺上,已調(diào)信號可以通過矩形脈沖來代替,在一定的時間內(nèi),通過檢測時鐘上升沿來確定輸入信號的頻率,從而判斷出基帶信號。在本設計中,先設計一個同步信號,即當同步信號start為高電平時開始解調(diào)。論文格式。圖3FSK解調(diào)方框圖圖4是依照圖3[2]編寫VHDL語言解調(diào)程序得到的時序仿真圖,在仿真圖中,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的fsk調(diào)制解調(diào)器設計畢業(yè)設計
- QPSK調(diào)制解調(diào)器的設計及FPGA實現(xiàn).pdf
- 基于OFDM的調(diào)制解調(diào)器的FPGA實現(xiàn).pdf
- 基于fpga的數(shù)字調(diào)制解調(diào)器設計
- 基于FPGA的OFDM調(diào)制解調(diào)器的設計與實現(xiàn).pdf
- 基于FPGA的QPSK調(diào)制解調(diào)器的設計.pdf
- 基于FPGA的QAM調(diào)制解調(diào)器的設計.pdf
- 基于FPGA的多速率調(diào)制解調(diào)器的實現(xiàn).pdf
- 基于FPGA的多速率調(diào)制解調(diào)器設計與實現(xiàn).pdf
- 基于FPGA的DQPSK調(diào)制解調(diào)器研究與設計.pdf
- 基于FPGA的OFDM調(diào)制解調(diào)器研究與實現(xiàn).pdf
- 基于FPGA的直擴調(diào)制解調(diào)器的設計與實現(xiàn).pdf
- 基于FPGA的調(diào)制解調(diào)器的研究和設計.pdf
- 基于fpga的通用調(diào)制解調(diào)器的設計【文獻綜述】
- 基于FPGA的OFDM基帶調(diào)制解調(diào)器設計.pdf
- 基于FPGA的EBPSK調(diào)制解調(diào)器數(shù)字IC設計.pdf
- 基于fpga的通用調(diào)制解調(diào)器的設計【畢業(yè)論文】
- 基于fpga的通用調(diào)制解調(diào)器的設計【任務書】
- CPFSK調(diào)制解調(diào)器設計與實現(xiàn).pdf
- 星載數(shù)字調(diào)制解調(diào)器設計及其FPGA實現(xiàn).pdf
評論
0/150
提交評論