asic課程設(shè)計——mos輸出級電路設(shè)計與hspice仿真_第1頁
已閱讀1頁,還剩19頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、目錄一背景介紹.............................................................................................................................................1二設(shè)計要求與任務(wù)...............................................................

2、........................................................................2三電路原理及設(shè)計方法................................................................................................................................21電阻負載共源級

3、放大器電路原理分析..........................................................................................32有源負載共源放大器設(shè)計方法......................................................................................................5四HS

4、pice軟件環(huán)境概述...............................................................................................................................71簡介...............................................................................

5、..................................................................72特點.................................................................................................................................................83界面預(yù)

6、覽.........................................................................................................................................8五設(shè)計過程............................................................................

7、.....................................................................10六結(jié)果和討論.............................................................................................................................................11

8、七設(shè)計心得.................................................................................................................................................12八庫文件程序附錄............................................................

9、.........................................................................132設(shè)計類型一般可分為全定制設(shè)計和半定制設(shè)計。前者是按圖所示流程依次完成設(shè)計的各個階段,后者是在設(shè)計的某個階段利用已有成果,進行的更有效設(shè)計。例如對已具有合理的版圖結(jié)構(gòu)、經(jīng)過實際使用證明是實用的模塊電路進行半定制設(shè)計,就可節(jié)約布圖或制造時間。標(biāo)準(zhǔn)單元法、門陣列法、可編程邏輯陣列法都是利用模塊

10、化電路進行半定制設(shè)計的常用方法。設(shè)計方法和手段經(jīng)歷了幾十年的發(fā)展演變,從最初的全手工設(shè)計發(fā)展到現(xiàn)在先進的可以全自動實現(xiàn)的過程。這也是近幾十年來科學(xué)技術(shù),尤其是電子信息技術(shù)發(fā)展的結(jié)果。從設(shè)計手段演變的過程劃分,設(shè)計手段經(jīng)歷了手工設(shè)計、計算機輔助設(shè)計(ICCAD)、電子設(shè)計自動化EDA、電子系統(tǒng)設(shè)計自動化esda以及用戶現(xiàn)場可編程器階段。在計算機輔助設(shè)計系統(tǒng)中,以單元電路庫、宏單元庫形式開發(fā)的基本單元越豐富,越有利于電路設(shè)計。這些庫包括基本

11、門、觸發(fā)器、譯碼器、微處理器核心電路、ROM、RAM以及模擬電路模塊等。通常對庫單元的描述有名稱,功能,布爾表達式,邏輯圖,電路圖,電學(xué)參數(shù),版圖外框,輸入、輸出口和版圖結(jié)構(gòu)等。二設(shè)計要求與任務(wù)二設(shè)計要求與任務(wù)MOS輸出級電路設(shè)計與輸出級電路設(shè)計與HSPICE仿真仿真1理解MOS輸出級電路的原理,并搭建電路;2選擇元器件種類、數(shù)量和參數(shù);3根據(jù)電路圖,利用HSPICE軟件,編寫sp文件;4仿真得到增益、帶寬等參數(shù),并顯示波形。三三電路原

12、理及設(shè)計方法電路原理及設(shè)計方法晶體管只有三個端子。其中兩個需要分別用作輸入端口和輸出端口,余下的一個端口接地。根據(jù)接地端口,我們可得到三種放大組態(tài),即共源級(CS)、共柵級(CG)和共漏級(CD)。所有晶體管對于小信號都是跨導(dǎo)gm器件。因為信號通常定義為電壓,所以我們利用電阻將輸出電流轉(zhuǎn)為電壓信號。共源級和共柵級放大器增益高,但共漏級放大器是將高阻抗變換為低阻抗而沒有增益的緩沖器所謂共源放大器是指輸入輸出回路中都包含MOS管的源極,即輸

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論