集成電路設(shè)計(jì)復(fù)習(xí)題及解答_第1頁
已閱讀1頁,還剩9頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、集成電路設(shè)計(jì)復(fù)習(xí)題集成電路設(shè)計(jì)復(fù)習(xí)題緒論緒論1畫出集成電路設(shè)計(jì)與制造的主要流程框架。2集成電路分類情況如何?集成電路設(shè)計(jì)集成電路設(shè)計(jì)1層次化、結(jié)構(gòu)化設(shè)計(jì)概念,集成電路設(shè)計(jì)域和設(shè)計(jì)層次2什么是集成電路設(shè)計(jì)?集成電路設(shè)計(jì)流程。(三個(gè)設(shè)計(jì)步驟:系統(tǒng)功能設(shè)計(jì)邏輯和電路設(shè)計(jì)版圖設(shè)計(jì))3模擬電路和數(shù)字電路設(shè)計(jì)各自的特點(diǎn)和流程4版圖驗(yàn)證和檢查包括哪些內(nèi)容?如何實(shí)現(xiàn)?5版圖設(shè)計(jì)規(guī)則的概念,主要內(nèi)容以及表示方法。為什么需要指定版圖設(shè)計(jì)規(guī)則?6集成電路設(shè)計(jì)

2、方法分類?(全定制、半定制、PLD)7標(biāo)準(zhǔn)單元門陣列的概念,優(yōu)點(diǎn)缺點(diǎn),設(shè)計(jì)流程8PLD設(shè)計(jì)方法的特點(diǎn),F(xiàn)PGACPLD的概念9試述門陣列和標(biāo)準(zhǔn)單元設(shè)計(jì)方法的概念和它們之間的異同點(diǎn)。10標(biāo)準(zhǔn)單元庫中的單元的主要描述形式有哪些?分別在IC設(shè)計(jì)的什么階段應(yīng)用?11集成電路的可測性設(shè)計(jì)是指什么?Soc設(shè)計(jì)復(fù)習(xí)題設(shè)計(jì)復(fù)習(xí)題1.什么是SoC?2.SoC設(shè)計(jì)的發(fā)展趨勢及面臨的挑戰(zhàn)?3.SoC設(shè)計(jì)的特點(diǎn)4.SoC設(shè)計(jì)與傳統(tǒng)的ASIC設(shè)計(jì)最大的不同是什么

3、?5.什么是軟硬件協(xié)同設(shè)計(jì)?6.常用的可測性設(shè)計(jì)方法有哪些?7.IP的基本概念和IP分類8.什么是可綜合RTL代碼9.么是同步電路,什么是異步電路,各有什么特點(diǎn)?10.邏輯綜合的概念。11.什么是觸發(fā)器的建立時(shí)間(SetupTime),試畫圖進(jìn)行說明。12.什么是觸發(fā)器的保持時(shí)間(HoldTime),試畫圖進(jìn)行說明。13.什么是驗(yàn)證,什么是測試,兩者有何區(qū)別?14.試畫圖簡要說明掃描測試原理。這個(gè)級別可以再分解到復(fù)雜性更低的設(shè)計(jì)級別;這

4、樣的分解一直繼續(xù)到使最終的設(shè)計(jì)級別的復(fù)雜性足夠低,也就是說,能相當(dāng)容易地由這一級設(shè)計(jì)出的單元逐級組織起復(fù)雜的系統(tǒng)。從層次和域表示分層分級設(shè)計(jì)思想域:行為域:集成電路的功能結(jié)構(gòu)域:集成電路的邏輯和電路組成物理域:集成電路掩膜版的幾何特性和物理特性的具體實(shí)現(xiàn)層次:系統(tǒng)級、算法級、寄存器傳輸級(也稱RTL級)、邏輯級與電路級2什么是集成電路設(shè)計(jì)?集成電路設(shè)計(jì)流程,什么是集成電路設(shè)計(jì)?集成電路設(shè)計(jì)流程,根據(jù)電路功能和性能的要求,在正確選擇系統(tǒng)配

5、置、電路形式、器件結(jié)構(gòu)、工藝方案和設(shè)計(jì)規(guī)則的情況下,盡量減小芯片面積,降低設(shè)計(jì)成本,縮短設(shè)計(jì)周期,以保證全局優(yōu)化,設(shè)計(jì)出滿足要求的集成電路。三個(gè)設(shè)計(jì)步驟:系統(tǒng)功能設(shè)計(jì),邏輯和電路設(shè)計(jì),版圖設(shè)計(jì)3模擬電路和數(shù)字電路設(shè)計(jì)各自的特點(diǎn)和流程模擬電路和數(shù)字電路設(shè)計(jì)各自的特點(diǎn)和流程A.數(shù)字電路:RTL級描述邏輯綜合(SynopsysAmbit)邏輯網(wǎng)表邏輯模擬與驗(yàn)證,時(shí)序分析和優(yōu)化難以綜合的:人工設(shè)計(jì)后進(jìn)行原理圖輸入,再進(jìn)行邏輯模擬電路實(shí)現(xiàn)(包括滿

6、足電路性能要求的電路結(jié)構(gòu)和元件參數(shù)):調(diào)用單元庫完成;沒有單元庫支持:對各單元進(jìn)行電路設(shè)計(jì),通過電路模擬與分析,預(yù)測電路的直流、交流、瞬態(tài)等特性,之后再根據(jù)模擬結(jié)果反復(fù)修改器件參數(shù),直到獲得滿意的結(jié)果。由此可形成用戶自己的單元庫;單元庫:一組單元電路的集合;經(jīng)過優(yōu)化設(shè)計(jì)、并通過設(shè)計(jì)規(guī)則檢查和反復(fù)工藝驗(yàn)證,能正確反映所需的邏輯和電路功能以及性能,適合于工藝制備,可達(dá)到最大的成品率。RTL設(shè)計(jì)描述RTL仿真驗(yàn)證正確?RTL邏輯綜合邏輯模擬、

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論