版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、邏輯電平詳細(xì)介紹邏輯電平詳細(xì)介紹邏輯電平有:TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVDS、GTL、BTL、ETL、GTLP;RS232、RS422、RS485等。常用邏輯系列器件TTL:TransistTransistLogicCMOS:ComplementaryMetalOxideSemicondutLVTTL:LowVoltageTTLLVCMOS:LowVoltageCMOSECL:EmitterCoup
2、ledLogic,PECL:PseudoPositiveEmitterCoupledLogicLVDS:LowVoltageDifferentialSignalingGTL:GunningTransceiverLogicBTL:BackplaneTransceiverLogicETL:enhancedtransceiverlogicGTLP:GunningTransceiverLogicPlusTI的邏輯器件系列有:74、74HC、74
3、AC、74LVC、74LVT等SSchottkyLogicLSLowPowerSchottkyLogicCD4000CMOSLogic4000ASAdvancedSchottkyLogic74FFastLogicALSAdvancedLowPowerSchottkyLogicHCHCTHighSpeedCMOSLogicBCTBiCMOSTechnologyACACTAdvancedCMOSLogicFCTFastCMOSTechnol
4、ogyABTAdvancedBiCMOSTechnologyLVTLowVoltageBiCMOSTechnologyLVCLowVoltageCMOSTechnologyLVLowVoltageCBTCrossbarTechnologyALVCAdvancedLowVoltageCMOSTechnologyAHCAHCTAdvancedHighSpeedCMOS3.3V系列,2.5V系列和1.8V系列。5VTTL和5VCMOS邏輯電平
5、是通用的邏輯電平。3.3V及以下的邏輯電平被稱為低電壓邏輯電平,常用的為L(zhǎng)VTTL電平。低電壓的邏輯電平還有2.5V和1.8V兩種。ECLPECL和LVDS是差分輸入輸出。RS422485和RS232是串口的接口標(biāo)準(zhǔn),RS422485是差分輸入輸出,RS232是單端輸入輸出。TTL和CMOS的邏輯電平關(guān)系圖2-1:TTL和CMOS的邏輯電平圖上圖為5VTTL邏輯電平、5VCMOS邏輯電平、LVTTL邏輯電平和LVCMOS邏輯電平的示意圖
6、。5VTTL邏輯電平和5VCMOS邏輯電平是很通用的邏輯電平,注意他們的輸入輸出電平差別較大,在互連時(shí)要特別注意。另外5VCMOS器件的邏輯電平參數(shù)與供電電壓有一定關(guān)系,一般情況下,Voh≥Vcc0.2V,Vih≥0.7Vcc;Vol≤0.1V,Vil≤0.3Vcc;噪聲容限較TTL電平高。JEDEC組織在定義3.3V的邏輯電平標(biāo)準(zhǔn)時(shí),定義了LVTTL和LVCMOS邏輯電平標(biāo)準(zhǔn)。LVTTL邏輯電平標(biāo)準(zhǔn)的輸入輸出電平與5VTTL邏輯電平標(biāo)
7、準(zhǔn)的輸入輸出電平很接近,從而給它們之間的互連帶來了方便。LVTTL邏輯電平定義的工作電壓范圍是3.0-3.6V。LVCMOS邏輯電平標(biāo)準(zhǔn)是從5VCMOS邏輯電平關(guān)注移植過來的,所以它的Vih、Vil和Voh、Vol與工作電壓有關(guān),其值如上圖所示。LVCMOS邏輯電平定義的工作電壓范圍是2.7-3.6V。5V的CMOS邏輯器件工作于3.3V時(shí),其輸入輸出邏輯電平即為L(zhǎng)VCMOS邏輯電平,它的Vih大約為0.7VCC=2.31V左右,由于此
8、電平與LVTTL的Voh(2.4V)之間的電壓差太小,使邏輯器件工作不穩(wěn)定性增加,所以一般不推薦使用5VCMOS器件工作于3.3V電壓的工作方式。由于相同的原因,使用LVCMOS輸入電平參數(shù)的3.3V邏輯器件也很少。JEDEC組織為了加強(qiáng)在3.3V上各種邏輯器件的互連和3.3V與5V邏輯器件的互連,在參考LVCMOS和LVTTL邏輯電平標(biāo)準(zhǔn)的基礎(chǔ)上,又定義了一種標(biāo)準(zhǔn),其名稱即為3.3V邏輯電平標(biāo)準(zhǔn),其參數(shù)如下:圖2-2:低電壓邏輯電平標(biāo)
9、準(zhǔn)從上圖可以看出,3.3V邏輯電平標(biāo)準(zhǔn)的參數(shù)其實(shí)和LVTTL邏輯電平標(biāo)準(zhǔn)的參數(shù)差別不大,只是它定義的Vol可以很低(0.2V),另外,它還定義了其Voh最高可以到VCC0.2V,所以3.3V邏輯電平標(biāo)準(zhǔn)可以包容LVCMOS的輸出電平。在實(shí)際使用當(dāng)中,對(duì)LVTTL標(biāo)準(zhǔn)和3.3V邏輯電平標(biāo)準(zhǔn)并不太區(qū)分,某些地方用LVTTL電平標(biāo)準(zhǔn)來替代3.3V邏輯電平標(biāo)準(zhǔn),一般是可以的。JEDEC組織還定義了2.5V邏輯電平標(biāo)準(zhǔn),如上圖所示。另外,還有一種
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 邏輯電平lvds
- 邏輯電平知識(shí)
- 邏輯電平匹配設(shè)計(jì)
- 課程設(shè)計(jì)--邏輯信號(hào)電平測(cè)試器的設(shè)計(jì)
- 模擬電路課程設(shè)計(jì)--邏輯信號(hào)電平測(cè)試器的設(shè)計(jì)
- 電平轉(zhuǎn)換
- ttl電平和cmos電平區(qū)別和比較
- 線路電平
- 轉(zhuǎn)載電平測(cè)試
- 4電平指示電路
- 數(shù)理邏輯-謂詞邏輯
- 水電平衡講座
- 電平變頻器
- 水電平衡-2011
- 電平移位電路
- 電平變化按鍵中斷
- 電平、分貝、分貝比
- 多電平逆變器設(shè)計(jì)
- 兒童邏輯與邏輯育成——邏輯成長(zhǎng)的人為控制.pdf
評(píng)論
0/150
提交評(píng)論