實(shí)驗(yàn)一ise安裝和開發(fā)流程_第1頁
已閱讀1頁,還剩17頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、FPGAFPGA實(shí)驗(yàn)培訓(xùn)講義實(shí)驗(yàn)培訓(xùn)講義利用RCIISP3S400開發(fā)板做FPGA實(shí)驗(yàn),應(yīng)具備一些條件:1、應(yīng)用此開發(fā)板應(yīng)該具備的基礎(chǔ)知識(shí)應(yīng)用此開發(fā)板應(yīng)該具備的基礎(chǔ)知識(shí)1)HDL相關(guān)知識(shí):FPGA的設(shè)計(jì)與應(yīng)用涉及到軟件和硬件相關(guān)的知識(shí),要求學(xué)員具備了一定的VerilogVerilog或VHDLVHDL基礎(chǔ)。如果沒有這方面的基礎(chǔ),可以利用課余時(shí)間把相關(guān)內(nèi)容補(bǔ)上。2)電路相關(guān)知識(shí):由于用FPGA開發(fā)板做實(shí)驗(yàn),可能要涉及到硬件的測(cè)試等,這要求

2、學(xué)員對(duì)開發(fā)板的整個(gè)結(jié)構(gòu)和原理圖要有個(gè)充分的了解,有利于硬件的調(diào)試和測(cè)試。3)接口協(xié)議該開發(fā)板提供了相關(guān)標(biāo)準(zhǔn)接口,如串口、LCD、USB等,如果要用這些接口,希望對(duì)大家能對(duì)這些接口協(xié)議有了基本的了解,有助于相關(guān)實(shí)驗(yàn)的進(jìn)行。4)FPGA知識(shí)對(duì)FPGA的內(nèi)部結(jié)構(gòu)和相關(guān)資源的了解,能充分利用FPGA的資源,可加速實(shí)驗(yàn)的進(jìn)展。所以建議學(xué)員對(duì)FPGA的基本結(jié)構(gòu)和性能有個(gè)大體了解。2、使用開發(fā)板前的準(zhǔn)備工作:、使用開發(fā)板前的準(zhǔn)備工作:1)設(shè)計(jì)軟件的安

3、裝)設(shè)計(jì)軟件的安裝使用此開發(fā)板前,首先確保已安裝了相關(guān)的設(shè)計(jì)軟件,在開發(fā)包中提供現(xiàn)在主流的一些設(shè)計(jì)軟件,包括:ISE12.2、ModelSim、Synplify,ChipScope和XilinxEDK,其中ISE12.2為Xilinx公司專門用于FPGA開發(fā)的工具,ModelSim和Synplify是目前應(yīng)用比較廣泛的仿真工具和綜合工具,ChipScopePro是一個(gè)功能很強(qiáng)大的在線邏輯分析工具,在FPGA的調(diào)試階段很有用,如果沒有安裝

4、這些軟件,請(qǐng)先安裝上述軟件。建議先裝ISE,再裝其它的輔助工具。2)熟悉開發(fā)板的硬件環(huán)境)熟悉開發(fā)板的硬件環(huán)境參照提供的原理圖,對(duì)照開發(fā)板,了解一下FPGA外圍器件和接口的配置,對(duì)電路板的整體情況有個(gè)了解,便于以后的開發(fā)。特別是FPGA的供電電路以及FLASH的配置方法,有助于以后做相關(guān)FPGA的開發(fā)。3)利用本開發(fā)板進(jìn)行)利用本開發(fā)板進(jìn)行FPGAFPGA實(shí)驗(yàn)的安排實(shí)驗(yàn)的安排利用本開發(fā)板的實(shí)驗(yàn)分為四個(gè)節(jié)點(diǎn),不同的節(jié)點(diǎn)側(cè)重點(diǎn)不同,學(xué)習(xí)的內(nèi)

5、容和深度也有所不同。下面給出學(xué)習(xí)建議:第一節(jié)點(diǎn)為基本實(shí)驗(yàn)第一節(jié)點(diǎn)為基本實(shí)驗(yàn)。通過這部分實(shí)驗(yàn),希望學(xué)員能夠掌握FPGA開發(fā)的一個(gè)基本的流程,從設(shè)計(jì)到驗(yàn)證再到最后的實(shí)現(xiàn),主要是熟悉XilinxFPGA設(shè)計(jì)工具ISE的使用。通過Verilog或VHDL源代碼的輸入,設(shè)計(jì)譯碼器邏輯功能,熟悉FPGA的基本設(shè)計(jì)流程。第二節(jié)點(diǎn)為存儲(chǔ)器第二節(jié)點(diǎn)為存儲(chǔ)器IPIP實(shí)驗(yàn)實(shí)驗(yàn),通過這部分實(shí)驗(yàn),了解如何利用FPGA內(nèi)部的BlockRAM資實(shí)驗(yàn)一、實(shí)驗(yàn)一、ISE

6、安裝和開發(fā)流程安裝和開發(fā)流程一、了解一、了解ISEISE軟件的功能和組成軟件的功能和組成Xilinx公司的ISE軟件是一套以開發(fā)Xilinx公司的FPGA&CPLD的集成開發(fā)軟件,它能夠給用戶提供一個(gè)從設(shè)計(jì)輸入到綜合、布線、仿真、下載的全套解決方案從設(shè)計(jì)輸入到綜合、布線、仿真、下載的全套解決方案,其工作流程無需借助任何第三方EDA軟件,但其也可以很方便地與其他EDA工具接口。設(shè)計(jì)輸入設(shè)計(jì)輸入:HDL代碼輸入、原理圖編輯輸入、IPce輸入

7、、StateCAD狀態(tài)機(jī)編輯輸入和約束文件輸入。綜合綜合:Xilinx自身提供的綜合工具XST,可以與MentGraphic公司的LeonardoSpectrum和Synplicity公司的Synplify無縫鏈接。仿真仿真:ISE自帶一個(gè)具有圖形化波形編輯功能的仿真工具HDLBencher,同時(shí)提供使用MentGraphic公司的ModelSim進(jìn)行仿真的接口。實(shí)現(xiàn)實(shí)現(xiàn):包括翻譯、映射、布局布線等,還具備時(shí)序分析、管腳指定以及增量設(shè)計(jì)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論