2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩8頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、《微機接口與通信》實驗手冊第1頁共9頁第一章第一章TDPITTDPIT實驗系統(tǒng)簡介實驗系統(tǒng)簡介TDPIT實驗系統(tǒng)為32位微機原理與接口技術(shù)提供了實驗平臺。系統(tǒng)通過PCI總線擴展卡及轉(zhuǎn)換邏輯為用戶提供了一個仿真ISA總線接口,接口實驗所需的總線信號均取自這個ISA總線接口。同時實驗系統(tǒng)還提供了許多電路單元,為做相關(guān)實驗搭建了硬件平臺。這里主要介紹和實驗相關(guān)的電路單元硬件構(gòu)成、信號關(guān)系及工具軟件平臺。一仿真仿真ISAISA總線信號關(guān)系總線信

2、號關(guān)系在TDPIT實驗箱上引接出來的仿真ISA總線信號關(guān)系見表1。信號名稱信號名稱含義含義XD0—XD3132位數(shù)據(jù)總線信號XA2XA2322位地址總線信號XMER、XMEW、XI、XIOW存儲器讀寫信號、IO讀寫信號IOY0、IOY1、IOY2、IOY3IO空間段片選信號MY0、MY1、MY2、MY3存儲器空間段片選信號BE0、BE1、BE2、BE332位數(shù)據(jù)字節(jié)使能信號HOLD、HLDA總線請求與總線應(yīng)答信號MIO存儲器輸入輸出總線

3、周期指示信號,IO周期時信號為低電平INTR中斷請求信號(上升沿有效)CLK系統(tǒng)時鐘信號=1.041667MHzPCLK擴展時鐘信號=1.8432MHzRST、RST#系統(tǒng)復位信號表1總線信號關(guān)系說明其中,PC機分配給用戶的IO口的實際地址值是IO片選空間段(IOY0—IOY3)的起始地址值與譯碼單元偏移量地址值之和。二基本輸入輸出單元電路基本輸入輸出單元電路該電路由A組和B組兩組完全相同的電路構(gòu)成,其中A組電路結(jié)構(gòu)見圖1。電路由8路3

4、態(tài)緩沖器74LS245用于IO輸入和8路鎖存器74LS374用于IO輸出。三地址譯碼單元電路地址譯碼單元電路電路結(jié)構(gòu)見圖2,邏輯關(guān)系見表2CBAY000Y0=0001Y1=0……110Y6=0111Y7=0表274LS138輸入輸出邏輯關(guān)系《微機接口與通信》實驗手冊第3頁共9頁四TDPITTDPIT工具軟件工具軟件為了能方便用戶在WindowsXP下編輯、編譯和運行用戶的應(yīng)用軟件,實驗系統(tǒng)還提供了PIT工具軟件操作平臺,圖4是PIT軟件

5、啟動后的界面圖。圖4PIT運行窗口PIT工具軟件允許用戶使用匯編語言和C語言來實施編程。在編制用戶應(yīng)用程序前需先選定語種(見圖5)。不管使用何種語言,應(yīng)用軟件均需經(jīng)過編輯、編譯、連接、運行這4個過程的處理(見圖6)。在WindowsXP(即CPU處于保護模式)下,PC機的硬件資源均被操作系統(tǒng)統(tǒng)一管理,用戶不能直接控制機內(nèi)接口,而匯編語言和C語言又都要求運行在實地址模式下直接控制機內(nèi)接口,因此,在應(yīng)用程序運行時,PIT將會把此時的CPU工

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論