基于fpga的多功能信號(hào)源設(shè)計(jì)與實(shí)現(xiàn)_第1頁(yè)
已閱讀1頁(yè),還剩52頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、<p>  草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)基于FPGA的多功能信號(hào)源設(shè)計(jì)與實(shí)現(xiàn)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)草魚(yú)</p><p>  草魚(yú) 草魚(yú)摘 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú)要草魚(yú)草魚(yú)直接數(shù)字頻率合成(DDS)是七十年代初提

2、出的一種新的頻率合成技術(shù),鯉魚(yú)其數(shù)字結(jié)構(gòu)滿(mǎn)足了現(xiàn)代電子系統(tǒng)的許多要求,鯉魚(yú)因而得到了迅速的發(fā)展,鯉魚(yú)現(xiàn)場(chǎng)可編程門(mén)陣列器件(FPGA)的出現(xiàn),鯉魚(yú)改變了現(xiàn)代電子數(shù)字系統(tǒng)的設(shè)計(jì)方法,鯉魚(yú)提出了一種全新的設(shè)計(jì)模式。草魚(yú)本設(shè)計(jì)結(jié)合這兩項(xiàng)技術(shù),鯉魚(yú)并利用FPGA靈活的控制技術(shù),鯉魚(yú)設(shè)計(jì)了一種新的波形發(fā)生器。草魚(yú)草魚(yú)本文首先介紹了DDS的基本原理,鯉魚(yú)接著對(duì)EDA技術(shù)及可編程邏輯器件的特點(diǎn)和發(fā)展歷程進(jìn)行了詳細(xì)地介紹,鯉魚(yú) 草魚(yú)其中對(duì)要使用到的Qu

3、artus 草魚(yú)II、pork 草魚(yú)MATLAB/DSP 草魚(yú)Builder、porkModelSim 草魚(yú)等軟件作了介紹。草魚(yú)草魚(yú)根據(jù)DDS基本原理用VHDL語(yǔ)言完成了對(duì)正弦信號(hào)發(fā)生器、pork數(shù)字移相信號(hào)發(fā)生器的設(shè)計(jì),鯉魚(yú)并用Quartus 草魚(yú)II進(jìn)行時(shí)序仿真,鯉魚(yú)嵌入式邏輯分析儀(SignalTap 草魚(yú)II)進(jìn)行在線實(shí)時(shí)測(cè)試,鯉魚(yú)最后下載到EDA實(shí)驗(yàn)開(kāi)發(fā)平臺(tái)上進(jìn)行試驗(yàn),鯉魚(yú)通過(guò)示波器觀察實(shí)驗(yàn)結(jié)果。草魚(yú)草魚(yú)用現(xiàn)代DSP技術(shù)設(shè)

4、計(jì)工具DSP 草魚(yú)Build</p><p>  草魚(yú)ABSTRACT草魚(yú)草魚(yú)Direct 草魚(yú)Digital 草魚(yú)frequency 草魚(yú)Synthesis 草魚(yú)(DDS) 草魚(yú)was 草魚(yú)advanced 草魚(yú)rapidly 草魚(yú)in 草魚(yú)early 草魚(yú)1970s 草魚(yú)and 草魚(yú)has 草魚(yú)been 草魚(yú)developing 草魚(yú)owing 草魚(yú)to 草魚(yú)its 草魚(yú)entirely 草魚(yú)digit

5、al 草魚(yú)structure. 草魚(yú)The 草魚(yú)appearance 草魚(yú)of 草魚(yú)Field 草魚(yú)Programmable 草魚(yú)Gates 草魚(yú)Array 草魚(yú)has 草魚(yú)changed 草魚(yú)the 草魚(yú)design 草魚(yú)method 草魚(yú)of 草魚(yú)digital 草魚(yú)electronic 草魚(yú)system 草魚(yú)and 草魚(yú)provided 草魚(yú)a 草魚(yú)new 草魚(yú)design 草魚(yú)model. 草魚(yú)With 草魚(yú)the 草魚(yú)two

6、草魚(yú)technology 草魚(yú)and 草魚(yú)the 草魚(yú)flexible 草魚(yú)control 草魚(yú)ability 草魚(yú)of 草魚(yú)FPGA, 草魚(yú)Functional 草魚(yú)Waveform 草魚(yú)Ge</p><p>  草魚(yú)目 草魚(yú) 草魚(yú) 草魚(yú)錄草魚(yú)草魚(yú)摘 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú)要I草魚(yú)ABSTRACTII草魚(yú)草魚(yú)1 草魚(yú) 草魚(yú)緒 草魚(yú)論1草魚(yú)1.1 草魚(yú)頻率合成技術(shù)的種類(lèi)1草魚(yú)1.1.1 草

7、魚(yú)直接模擬式頻率合成器1草魚(yú)1.1.2 草魚(yú)鎖相式頻率合成技術(shù)1草魚(yú)1.1.3 草魚(yú)直接數(shù)字頻率合成技術(shù)3草魚(yú)1.1.4 草魚(yú)混合式頻率合成技術(shù)3草魚(yú)1.2 草魚(yú)本文的主要工作4草魚(yú)2 草魚(yú) 草魚(yú)DDS技術(shù)及原理5草魚(yú)2.1 草魚(yú)DDS工作原理5草魚(yú)2.2 草魚(yú)基本DDS結(jié)構(gòu)的常用參量計(jì)算7草魚(yú)2.3 草魚(yú)DDS的優(yōu)缺點(diǎn)7草魚(yú)2.3.1 草魚(yú)DDS的優(yōu)點(diǎn)7草魚(yú)2.3.2 草魚(yú)DDS的缺點(diǎn)8草魚(yú)

8、2.4 草魚(yú)本章小結(jié)9草魚(yú)3 草魚(yú) 草魚(yú) 草魚(yú)EDA技術(shù)與可編程邏輯器件10草魚(yú)3.1 草魚(yú)EDA技術(shù)的發(fā)展與VHDL語(yǔ)言10草魚(yú)3.1.1 草魚(yú)EDA技術(shù)10草魚(yú)3.1.2 草魚(yú)VHDL硬件描述語(yǔ)言10草魚(yú)3.1.3基于VHDL的自頂向下設(shè)計(jì)方法11草魚(yú)3.2可編程邏輯器件及其設(shè)計(jì)方法12草魚(yú)3.2.1可編程邏輯器件12草魚(yú)</p><p>  草魚(yú)1 草魚(yú) 草魚(yú)緒 草魚(yú)論草魚(yú)

9、草魚(yú)頻率合成器是電子系統(tǒng)的心臟,鯉魚(yú)是決定電子系統(tǒng)性能的關(guān)鍵設(shè)備,鯉魚(yú)隨著通信、pork數(shù)字電視、pork衛(wèi)星定位、pork航空航天、pork雷達(dá)和電子對(duì)抗等技術(shù)的發(fā)展,鯉魚(yú)對(duì)頻率合成器提出了越來(lái)越高的要求。草魚(yú)頻率合成技術(shù)是將一個(gè)或多個(gè)高穩(wěn)定、pork高精確度的標(biāo)準(zhǔn)頻率經(jīng)過(guò)一定變換,鯉魚(yú)產(chǎn)生同樣高穩(wěn)定度和精確度的大量離散頻率的技術(shù)。草魚(yú)頻率合成理論自20世紀(jì)30年代提出以來(lái),鯉魚(yú)已取得了迅速的發(fā)展,鯉魚(yú)逐漸形成了目前的4種技術(shù):p

10、ork直接頻率合成技術(shù)、pork鎖相頻率合成技術(shù)、pork直接數(shù)字式頻率合成技術(shù)和混合頻率合成技術(shù)。草魚(yú)草魚(yú)草魚(yú)1.1 草魚(yú)頻率合成技術(shù)的種類(lèi)草魚(yú)1.1.1 草魚(yú)直接模擬式頻率合成器草魚(yú)直接式頻率合成器是最先出現(xiàn)的一種合成器類(lèi)型的頻率信號(hào)源。草魚(yú)這種頻率合成器原理簡(jiǎn)單,鯉魚(yú)易于實(shí)現(xiàn),鯉魚(yú)直接模擬式頻率合成器是由一個(gè)高穩(wěn)定、pork高純度的晶體參考頻率源,鯉魚(yú)通過(guò)倍頻器、pork分頻器、pork混頻器,鯉魚(yú)對(duì)頻率進(jìn)行加、pork減

11、、pork乘除預(yù)算,鯉魚(yú)得到各種所需頻率。草魚(yú)直接合成法的優(yōu)點(diǎn)是頻率轉(zhuǎn)換時(shí)間段,鯉魚(yú)并</p><p>  草魚(yú)2 草魚(yú) 草魚(yú)DDS技術(shù)及原理 草魚(yú)草魚(yú)草魚(yú)頻率合成技術(shù)是將一個(gè)(或多個(gè))基準(zhǔn)頻率變換成另一個(gè)(或多個(gè))合乎質(zhì)量要求的所需頻率的技術(shù)。草魚(yú)在通信、pork雷達(dá)、pork導(dǎo)航、pork電子偵察、pork干擾與抗干擾等眾多領(lǐng)域都有應(yīng)用。草魚(yú)隨著各種頻率合成器和頻率合成方案的出現(xiàn),鯉魚(yú)頻率合成技術(shù)得到了

12、不斷的發(fā)簪。草魚(yú)草魚(yú)草魚(yú)2.1 草魚(yú)DDS工作原理草魚(yú)DDS(Direct 草魚(yú)Digital 草魚(yú)Synthesizer)即直接數(shù)字合成器,鯉魚(yú)是一種新型頻率合成技術(shù),鯉魚(yú)具有較高的頻率分辨率,鯉魚(yú)可以實(shí)現(xiàn)快速的頻率切換,鯉魚(yú)并且在頻率改變時(shí)能夠保持相位的連續(xù),鯉魚(yú)很容易實(shí)現(xiàn)頻率、pork相位和幅度的數(shù)控調(diào)制。草魚(yú)草魚(yú)正弦信號(hào)發(fā)生器,鯉魚(yú)它的輸出可以用下式來(lái)描述:pork草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú)

13、 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú)式(2.1)草魚(yú)其中是指該信號(hào)發(fā)生器的輸出信號(hào)波形,鯉魚(yú)指輸出信號(hào)對(duì)應(yīng)的頻率。草魚(yú)上式的表述對(duì)于時(shí)間t是連續(xù)的,鯉魚(yú)為了用數(shù)字邏輯實(shí)現(xiàn)該表達(dá)式,鯉魚(yú)必須進(jìn)行離散</p><p>  草魚(yú)3 草魚(yú) 草魚(yú) 草魚(yú)EDA技術(shù)與可編程邏輯器件草魚(yú)草魚(yú)本次設(shè)計(jì)的硬件采用的是Altera公司的Cyclone系列的FPGA器件。草魚(yú)

14、開(kāi)發(fā)軟件是Quartus 草魚(yú)II。草魚(yú)采用VHDL語(yǔ)言和DSP 草魚(yú)Builder 草魚(yú)完成設(shè)計(jì)。草魚(yú)CPLD/FPGA是目前應(yīng)用最廣泛的可編程邏輯器件(PLD)之一,鯉魚(yú)是半導(dǎo)體集成電路技術(shù)和電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)的結(jié)晶。草魚(yú)草魚(yú)草魚(yú)3.1 草魚(yú)EDA技術(shù)的發(fā)展與VHDL語(yǔ)言草魚(yú)3.1.1 草魚(yú)EDA技術(shù)草魚(yú)EDA(Electronic 草魚(yú)Design 草魚(yú)Automatic 草魚(yú)電子設(shè)計(jì)自動(dòng)化)技術(shù)研究的對(duì)象是電子

15、設(shè)計(jì)的全過(guò)程,鯉魚(yú)有系統(tǒng)級(jí)、pork電路級(jí)、pork物理級(jí)三個(gè)層次的設(shè)計(jì);pork涉及的電子系統(tǒng)從低頻、pork高頻到微波,鯉魚(yú)從線性到非線性,鯉魚(yú)從模擬到數(shù)字,鯉魚(yú)從通用電路到專(zhuān)用集成電路結(jié)構(gòu)的電子系統(tǒng),鯉魚(yú)因此EDA技術(shù)研究的范疇相當(dāng)廣泛。草魚(yú)草魚(yú)EDA是一種實(shí)現(xiàn)電子系統(tǒng)或電子產(chǎn)品自動(dòng)化設(shè)計(jì)的技術(shù),鯉魚(yú)它與電子技術(shù)、pork微電子技術(shù)的發(fā)展密切相關(guān),鯉魚(yú)它吸收了計(jì)算機(jī)科學(xué)領(lǐng)域的大多數(shù)最新研究成果,鯉魚(yú)以高性能</p>

16、<p>  草魚(yú)4 草魚(yú) 草魚(yú)Matlab/DSP 草魚(yú)Builder 草魚(yú)設(shè)計(jì)向?qū)Р蒴~(yú)草魚(yú)DSP 草魚(yú)Builder可以幫助設(shè)計(jì)者完成基于FGPA的DSP系統(tǒng)設(shè)計(jì)。草魚(yú)除了圖形化的系統(tǒng)建模外,鯉魚(yú)DSP 草魚(yú)Builder還可以自動(dòng)完成大部分的設(shè)計(jì)過(guò)程和仿真,鯉魚(yú)直至把設(shè)計(jì)文件下載至DSP開(kāi)發(fā)板上。草魚(yú)利用Matlab\DSP 草魚(yú)Builder\Quartus 草魚(yú)II流程的DSP模塊或其他功能模塊可以成為單片F(xiàn)P

17、GA電路系統(tǒng)中的一個(gè)組成部分,鯉魚(yú)以擔(dān)任某個(gè)局部電路的功能;pork另一方面,鯉魚(yú)通過(guò)Matlab\DSP 草魚(yú)Builder,鯉魚(yú)可以直接為Nios嵌入式處理器設(shè)計(jì)各類(lèi)加速器,鯉魚(yú)并以指令的形式加入到Nios得指令系統(tǒng),鯉魚(yú)從而成為Nios系統(tǒng)的一個(gè)接口設(shè)備,鯉魚(yú)與整個(gè)片內(nèi)嵌入式系統(tǒng)融為一體。草魚(yú)即利用DSP 草魚(yú)Builder和基本Nios 草魚(yú)CPU,鯉魚(yú)用戶(hù)可以根據(jù)設(shè)計(jì)項(xiàng)目的具體要求,鯉魚(yú)隨心所欲地構(gòu)建自己的DSP處理器系統(tǒng),鯉

18、魚(yú)而不再拘泥于其他DSP公司已上市的有限款式的DSP處理器。草魚(yú)草魚(yú)草魚(yú)4.1 草魚(yú)Matlab/DSP 草魚(yú)Builder及其設(shè)計(jì)流程草魚(yú)</p><p>  草魚(yú)5 草魚(yú) 草魚(yú)各種信號(hào)的實(shí)現(xiàn)草魚(yú)草魚(yú)本次設(shè)計(jì)的硬件采用的是A1tera公司的cyclone系列中的EPlC3T144C8草魚(yú)的FPGA器件,鯉魚(yú)開(kāi)發(fā)軟件是QuartusII6.1,鯉魚(yú)采用VHDL語(yǔ)言完成了DDS設(shè)計(jì)和數(shù)字移相信號(hào)發(fā)生器的

19、設(shè)計(jì),鯉魚(yú)用DSP 草魚(yú)Builder完成了AM、porkFSK、porkQAM信號(hào)發(fā)生器的設(shè)計(jì)。草魚(yú)草魚(yú)草魚(yú)5.1DDS設(shè)計(jì)草魚(yú)如圖5.1所示的DDS基本原理組成框圖中,鯉魚(yú)參考信號(hào)為高穩(wěn)定性晶振,鯉魚(yú)其輸出信號(hào)用于提供DDS各種部件的同步工作:pork作為DDS核心的相位累加器,鯉魚(yú)由一個(gè)N位字長(zhǎng)的二進(jìn)制加法器和一個(gè)有時(shí)鐘取樣的N位寄存器組成,鯉魚(yú)作用是對(duì)頻率控制字進(jìn)行線性累加;pork波形存儲(chǔ)器中所對(duì)應(yīng)的是一張函數(shù)波形查詢(xún)表

20、,鯉魚(yú)對(duì)應(yīng)不同的相位碼輸出不同的幅度編碼。草魚(yú)當(dāng)相位控制字位0,鯉魚(yú)相位累加輸出的序列對(duì)波形存儲(chǔ)器尋址,鯉魚(yú)得到一系列離散的幅度編碼。草魚(yú)該幅度編碼勁D/A轉(zhuǎn)換后得到對(duì)應(yīng)的階梯波,鯉魚(yú)最后經(jīng)低通濾波器平滑后可得到所需要的模擬波形。草魚(yú)相位累加器在基準(zhǔn)時(shí)鐘的作用下,鯉魚(yú)進(jìn)行線性相位累加,鯉魚(yú)當(dāng)相位累加器加滿(mǎn)量時(shí)</p><p>  草魚(yú)結(jié) 草魚(yú)論草魚(yú)草魚(yú)本文結(jié)合DDS函數(shù)波形發(fā)生器的設(shè)計(jì)和實(shí)現(xiàn),鯉魚(yú)從理論和

21、實(shí)際兩個(gè)方面對(duì)數(shù)字直接頻率合成技術(shù)進(jìn)行了研究。草魚(yú)在對(duì)波形發(fā)生器的研究中,鯉魚(yú)本設(shè)計(jì)主要工作及成果如下所示:pork草魚(yú)分析了頻率合成技術(shù)的基本問(wèn)題,鯉魚(yú)介紹了各種傳統(tǒng)的頻率合成技術(shù),鯉魚(yú)并重點(diǎn)介紹了數(shù)字信號(hào)頻率合成技術(shù)。草魚(yú)草魚(yú)詳細(xì)介紹了EDA技與可編程邏輯器件的發(fā)展,鯉魚(yú)并重點(diǎn)介紹了Altera公司的Cyclone 草魚(yú)系列的FPGA及其開(kāi)發(fā)軟件Quartus 草魚(yú)II 草魚(yú)6.1。草魚(yú)草魚(yú)在杭州康芯的FPGA系列實(shí)驗(yàn)箱上實(shí)現(xiàn)

22、了正弦信號(hào)和數(shù)字移相信號(hào)的產(chǎn)生。草魚(yú)草魚(yú)利用Matlab/DSP 草魚(yú)Builder/ModelSim軟件完成了正交幅度調(diào)制與解調(diào)、porkAM調(diào)制和FSK調(diào)制信號(hào)發(fā)生的設(shè)計(jì),鯉魚(yú)并進(jìn)行了軟件的仿真。草魚(yú)草魚(yú)掌握了電子系統(tǒng)設(shè)計(jì)的流程,鯉魚(yú)熟悉了各種硬件電路以及軟件編程方法。草魚(yú)草魚(yú)本設(shè)計(jì)完成了預(yù)定的所有功能,鯉魚(yú)但由于各方面的原因,鯉魚(yú)本設(shè)計(jì)還有許多需要完善和改進(jìn)的地方。草魚(yú)例如本設(shè)計(jì)中的波形種類(lèi)有限,鯉魚(yú)可利用現(xiàn)有的FPGA中的

23、ROM資源來(lái)存儲(chǔ)更多的波形,鯉魚(yú)另外</p><p>  草魚(yú)參 草魚(yú)考 草魚(yú)文 草魚(yú)獻(xiàn)草魚(yú)草魚(yú)草魚(yú)[1]萬(wàn)天才. 草魚(yú)頻率合成技術(shù)發(fā)展動(dòng)態(tài)[J]. 草魚(yú)微電子學(xué),2004, 草魚(yú)34(4): 草魚(yú)366-370.草魚(yú)[2]周俊峰,鯉魚(yú)陳濤著.基于FPGA的直接數(shù)字頻率合成器的設(shè)計(jì)和實(shí)現(xiàn)[J].國(guó)外電子元器件,2003,01草魚(yú)[3]褚振勇,鯉魚(yú)翁木云著.FPGA設(shè)計(jì)與應(yīng)用[M].西安:pork西安電

24、子科技大學(xué)出版社,鯉魚(yú)2002.7草魚(yú)[4]潘松,鯉魚(yú)黃繼業(yè). 草魚(yú)EDA技術(shù)與VHD[M]L. 草魚(yú)北京 草魚(yú):pork 草魚(yú)清華大學(xué)出版社,鯉魚(yú)2005.7草魚(yú)[5]潘松,鯉魚(yú)黃繼業(yè),鯉魚(yú)曾毓. 草魚(yú)SOPC技術(shù)實(shí)用教程[M]. 草魚(yú)北京:清華大學(xué)出版社,鯉魚(yú)2005.3:100-146草魚(yú)[6]潘松,鯉魚(yú)黃繼業(yè)著. 草魚(yú)EDA技術(shù)實(shí)用教程(第二版)[M].北京:pork科學(xué)出版社,鯉魚(yú)2005:338-344草魚(yú)[7]潘松

25、,鯉魚(yú)黃繼業(yè),鯉魚(yú)王國(guó)棟著. 草魚(yú)現(xiàn)代DSP技術(shù)[M].西安:pork西安電子科技大學(xué)出版社,鯉魚(yú)2003.8:213-220.草魚(yú)[8]吳繼華,鯉魚(yú)王誠(chéng)著. 草魚(yú)Altera 草魚(yú)FPGA/CPLD</p><p>  草魚(yú)附 草魚(yú)錄草魚(yú)草魚(yú)草魚(yú)(1)32位加法器模塊草魚(yú)LIBRARY 草魚(yú)IEEE;pork草魚(yú)USE 草魚(yú)IEEE.STD_LOGIC_1164.ALL;pork草魚(yú)USE 草魚(yú)

26、IEEE.STD_LOGIC_UNSIGNED.ALL;pork草魚(yú)ENTITY 草魚(yú)ADDER32B 草魚(yú)IS草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú)PORT 草魚(yú)( 草魚(yú) 草魚(yú)A 草魚(yú): 草魚(yú)IN 草魚(yú)STD_LOGIC_VECTOR(31 草魚(yú)DOWNTO 草魚(yú)0);pork草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú)B 草魚(yú): 草魚(yú)IN 草魚(yú)STD_LOGIC_VECTOR(31 草魚(yú)DOWNTO 草魚(yú)

27、0);pork草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú)S 草魚(yú): 草魚(yú)OUT 草魚(yú)STD_LOGIC_VECTOR(31 草魚(yú)DOWNTO 草魚(yú)0) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú) 草魚(yú));pork草魚(yú)END 草魚(yú)ADDER32B;pork草魚(yú)ARCHITECTURE 草魚(yú)behav 草魚(yú)OF 草魚(yú)ADDER32B 草魚(yú)IS草魚(yú) </p><p>  草魚(yú)致 草魚(yú)謝草魚(yú)草魚(yú)

28、在本論文即將結(jié)束之際,鯉魚(yú)我要衷心感謝在論文撰寫(xiě)過(guò)程中給予我關(guān)心和支持的老師,鯉魚(yú)同學(xué)和親友們。草魚(yú)本畢業(yè)設(shè)計(jì)課題及學(xué)位論文是在我的導(dǎo)師郝小江的悉心指導(dǎo)下完成的。草魚(yú)他嚴(yán)肅的科學(xué)態(tài)度,鯉魚(yú)嚴(yán)謹(jǐn)?shù)闹螌W(xué)精神,鯉魚(yú)精益求精的工作作風(fēng),鯉魚(yú)深深地感染和激勵(lì)著我。草魚(yú)從課題的選取到論文的撰寫(xiě),鯉魚(yú)郝老師都給予我悉心的指導(dǎo)和不懈的支持。草魚(yú)四年來(lái),鯉魚(yú)郝老師不僅在學(xué)習(xí)上給我以精心指導(dǎo),鯉魚(yú)同時(shí)還在思想上、pork生活上給我以無(wú)微不至的關(guān)懷,鯉魚(yú)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論