2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩6頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、<p>  數(shù)字電子技術(shù)課程設(shè)計報告</p><p>  題 目 數(shù)碼管接線</p><p>  院 系 自動控制系 </p><p>  專 業(yè) 電氣工程與自動化 </p><p>  學(xué)生姓名 </p><p>  學(xué) 號

2、 </p><p>  指導(dǎo)教師 </p><p>  職 稱 講 師 </p><p>  二O一一 年 十二 月 十九日</p><p>  數(shù)碼管設(shè)計及原理分析</p><p>  1、 原理簡要說明:</p><p>

3、  這個實驗是通過數(shù)碼管實現(xiàn)七進制,其原理就是利用計數(shù)器的原理從而實現(xiàn)其循環(huán)輸出的現(xiàn)象,它主要使計算其脈沖的數(shù)目從而實現(xiàn)計數(shù)。其中74LS48可以直接驅(qū)動共陰極的半導(dǎo)體數(shù)碼管;兩個74LS76提供3個JK觸發(fā)器的作用;74HC00,74LS04提供JK觸發(fā)器之間的與非連接;LM339是實現(xiàn)脈沖的部分。</p><p>  2 電路原理圖及芯片連接圖介紹:</p><p>  七段譯碼器芯片

4、引腳圖:</p><p>  74LS48除了有實現(xiàn)7段顯示譯碼器基本功能的輸入(DCBA)和輸出(Ya~Yg)端外,7448還引入了燈測試輸入端(LT)和動態(tài)滅零輸入端(RBI),以及既有輸入功能又有輸出功能的消隱輸入/動態(tài)滅零輸出(BI/RBO)端。</p><p> ?。?)7段譯碼功能(LT=1,RBI=1) 在燈測試輸入端(LT)和動態(tài)滅零輸入端(RBI)都接無效電平時

5、,輸入DCBA經(jīng)7448譯碼,輸出高電平有效的7段字符顯示器的驅(qū)動信號,顯示相應(yīng)字符。</p><p> ?。?)消隱功能(BI=0) 此時BI/RBO端作為輸入端,該端輸入低電平信號時,表1倒數(shù)第3行,無論LT 和RBI輸入什么電平信號,不管輸入DCBA為什么狀態(tài),輸出全為“0”,7段顯示器熄滅。該功能主要用于多顯示器的動態(tài)顯示。</p><p> ?。?)燈測試功能(LT =

6、 0) 此時BI/RBO端作為輸出端, 端輸入低電平信號時,表1最后一行,與 及DCBA輸入無關(guān),輸出全為“1”,顯示器7個字段都點亮。該功能用于7段顯示器測試,判別是否有損壞的字段。</p><p> ?。?)動態(tài)滅零功能(LT=1,RBI=1)此時BI/RBO端也作為輸出端,LT 端輸入高電平信號,RBI 端輸入低電平信號,若此時DCBA = 0000,表1倒數(shù)第2行,輸出全為“0”,顯示器熄滅,

7、不顯示這個零。DCBA≠0,則對顯示無影響。該功能主要用于多個7段顯示器同時顯示時熄滅高位的零。(注:本次設(shè)計的電路是7進制,為避免芯片引腳懸空的干擾D腳必須引接到地。)</p><p>  4.數(shù)碼管顯示電路數(shù)碼管顯示部分只采用了一個7段LED數(shù)碼管,其引腳分別對應(yīng)著7448的輸出引腳,如圖所示:</p><p>  數(shù)碼管芯片接線圖如下:</p><p>

8、;<b>  數(shù)碼管電路圖如下:</b></p><p>  由圖可知,其中74LS48起到譯碼器的作用;兩個74LS76提供3個JK觸發(fā)器的作用;74HC00,74LS04提供JK觸發(fā)器之間的與非連接;LM339是實現(xiàn)脈沖的部分。</p><p>  3 、七進制計數(shù)器原理介紹:</p><p>  由原理圖可知,各觸發(fā)器的驅(qū)動方程為:<

9、;/p><p>  J1=(Q2*Q3)’</p><p><b>  K1=1</b></p><p>  J2=Q1 K2=(Q1’*Q2’)</p><p>  J3=Q1*Q2 K3=Q2</p><p>  帶入JK觸發(fā)器的特性方程Q*=JQ’*J'Q中去,得到電路的狀態(tài)方程為:&l

10、t;/p><p>  Q1*=(Q2*Q3)’Q1’</p><p>  Q2*=Q1*Q2’+Q1’*Q2*Q3’</p><p>  Q3*=Q1*Q2*Q3’+Q2’*Q3</p><p><b>  電路的輸出方程為:</b></p><p><b>  Y=Q2*Q3</b&

11、gt;</p><p>  利用第7個計數(shù)脈沖到達時C端電位的下降沿可作為向高位計數(shù)電路進位的輸出信號。</p><p>  根據(jù)上式求出電路的狀態(tài)轉(zhuǎn)換表,如下。</p><p>  從表中可以看出,電路逐次經(jīng)過了0、1、2、3、4、5、6這七個狀態(tài),然后再一次循環(huán)1、2、3、4、5、6,這就是7進制時鐘計數(shù)的功能實現(xiàn)的原因。</p><p>

12、;<b>  狀態(tài)轉(zhuǎn)換圖為:</b></p><p><b>  4 總結(jié):</b></p><p>  通過這次實驗,我掌握了數(shù)碼管實現(xiàn)的原理以及其設(shè)計方法,更加深刻地了解了譯碼器的基本實現(xiàn)的原理及其連線的過程,從而對進制的實現(xiàn)過程更加深刻,實驗過程中也出現(xiàn)了許多失誤,都是因為自己的不細心,比如剛開始的時候連接電阻,根本沒考慮到電阻的大小會不一

13、樣,后來因為結(jié)果不吻合,所以才發(fā)現(xiàn), 而后又是因為面包板的觀察不仔細,只觀察到某些的地方是不相連的,其實電源的正、負極那一排都是中間也有斷開的地方,接線完成后,還是會出現(xiàn)問題,最終還是因為小組成員互相檢查最后找出了接線錯誤點,然后又是因為接線圖有誤,所以顯示的總是2、3、4、5、6、7、8,所以最后經(jīng)過多次檢查后發(fā)現(xiàn)電路并沒有錯誤,最后大家經(jīng)過小組討論,上網(wǎng)查資料,研究各芯片的原理終于發(fā)現(xiàn)74LS48的第6個引角該接地而沒有接地,最后才

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論