版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著集成電路工藝與技術(shù)的飛速發(fā)展,集成電路現(xiàn)在已經(jīng)進(jìn)入系統(tǒng)級芯片階段。高速、低功耗的A/D轉(zhuǎn)換器被廣泛地用作模擬IP,特別是應(yīng)用在通信和視頻信號處理上。
本項目是一個高速低功耗,8位的單片模數(shù)轉(zhuǎn)換器。其面積小,使用簡單,250MSPS工作,在整個輸入范圍內(nèi)都有很好的線性度和動態(tài)特性。電路應(yīng)用了1.5位每級流水線的總體結(jié)構(gòu)。HWD9480集成了片上的T/H電路,ADC的輸入信號首先驅(qū)動T/H電路,然后驅(qū)動AD內(nèi)部。為了應(yīng)用方便,
2、HWD9480還包含了一個片上的參考電壓,同時輸入可以接收TTL,CMOS,LVPECL級,而輸出信號為LVDS級。
為了減少花費(fèi)和功耗,本項目有內(nèi)部電壓基準(zhǔn)和跟蹤/保持電路。用戶只需要提供3.3V工作電壓和差分編碼時鐘。任何使用情況下都不再需要外部基準(zhǔn)和其他驅(qū)動設(shè)施。HWD9480包含了一個內(nèi)部的穩(wěn)定1.0V的參考電壓。用戶可以根據(jù)系統(tǒng)性能的需要選擇內(nèi)部或者外部提供的參考電壓。
輸出模式是LVDS,并兼容二進(jìn)制形式
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于PXI示波器的模擬前端及ADC電路研究.pdf
- 數(shù)字示波器用戶界面及遠(yuǎn)程控制的設(shè)計.pdf
- 超高速ADC芯片設(shè)計及測試方法研究.pdf
- PXI高速數(shù)字示波器設(shè)計技術(shù)研究.pdf
- ∑△ADC的數(shù)字濾波電路及抖動電路的設(shè)計.pdf
- 高速數(shù)字存儲示波器硬件設(shè)計技術(shù)研究.pdf
- 雙核CPU的數(shù)字示波器電路設(shè)計.pdf
- 超高速ADC電路的研究和設(shè)計.pdf
- 流水線型10-bit高速ADC芯片設(shè)計.pdf
- 微陀螺數(shù)字驅(qū)動電路中ΣΔADC設(shè)計.pdf
- 高速數(shù)字存儲示波器硬件設(shè)計技術(shù)研究
- 數(shù)字熒光示波器波形高速捕獲與存儲設(shè)計.pdf
- 高速ADC的輸入輸出接口電路設(shè)計.pdf
- 高速ADC中SPI接口電路的研究與設(shè)計.pdf
- 高速ADC時鐘占空比校準(zhǔn)電路的研究與設(shè)計.pdf
- 高速流水線ADC的MDAC電路設(shè)計.pdf
- 超高速Flash ADC集成電路設(shè)計.pdf
- 基于FPGA的高速實時數(shù)字存儲示波器設(shè)計.pdf
- adc信噪比的分析及高速高分辨率adc電路的實現(xiàn)
- 用于高速高精度ADC的時鐘穩(wěn)定電路研制.pdf
評論
0/150
提交評論