2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩73頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、在衛(wèi)星通信領域中,數(shù)傳分系統(tǒng)是衛(wèi)星有效載荷的重要組成部分。研究數(shù)傳分系統(tǒng)半物理仿真設備的意義在于通過該設備考察衛(wèi)星在特定頻段下通信的質量和可行性。就數(shù)傳分系統(tǒng)半物理仿真設備地面接收部分而言,其承擔著接收、解調、復現(xiàn)星上數(shù)據(jù)以及存儲和轉發(fā)等多項任務,不難看出其工作量是巨大的。因此,必須要搭建一個高性能的實時信號處理系統(tǒng)以滿足處理的需求。 本文的主要研究的主要任務就是設計并實現(xiàn)可供數(shù)傳分系統(tǒng)半物理仿真設備地面接收部分使用的通用高性能

2、實時信號處理系統(tǒng)。該系統(tǒng)的特點在于不僅具有很高的處理性能,同時還具有廣泛的通用性和深度的可擴展性。目前,通用高性能實時信號處理技術已經(jīng)廣泛地應用于衛(wèi)星通信、頻譜監(jiān)測、國防安全等重要領域,為國家各部門的建設提供了有力的支持。 本文提出了一種基于多DSP與FPGA的通用高性能實時信號處理系統(tǒng)架構。由于系統(tǒng)的數(shù)據(jù)量巨大、實時性要求高,因此對DSP芯片的要求很高。綜合考慮多種因素,作者選擇使用兩片ADSP-TS201浮點DSP構成系統(tǒng)處

3、理核心,并輔以FPGA解決高速數(shù)據(jù)傳輸通道的瓶頸問題。由于涉及多DSP并行處理技術,采用合理的系統(tǒng)耦合模型變得十分重要。作者通過進行全面細致的比較,選擇了松耦合與緊耦合相互結合的混合耦合模型,這樣不僅保證了系統(tǒng)處理的性能,同時也充分考慮了系統(tǒng)處理突發(fā)事件的要求。此外,作者還選配了一顆ADSP-BF533定點DSP加入系統(tǒng)當中,豐富系統(tǒng)功能。 在文中,作者還給出了FPGA的基本設計與實現(xiàn)方案,并經(jīng)過實際調試,完成了FPGA數(shù)字設計

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論