基于Leon3處理器SoC低功耗設計研究.pdf_第1頁
已閱讀1頁,還剩51頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、功耗問題已經(jīng)成為集成電路設計中繼速度、面積和可測性之后又一個重要的研究熱點.本文進行了具有零翻轉(zhuǎn)功能地址總線和門控時鐘的設計,完成對以Leon3為核心的SoC功耗的優(yōu)化設計. 嵌入式系統(tǒng)中,總線的功耗占總功耗的60﹪左右,對總線進行功耗優(yōu)化是SoC低功耗設計的首選目標.本文采用VHDL語言完成地址總線的TO(總線零翻轉(zhuǎn))編碼設計,有效地減少地址總線的翻轉(zhuǎn)次數(shù),從而降低整個SoC系統(tǒng)的功耗.分析結(jié)果顯示,在對5000條連續(xù)地址進行

2、訪問時,總線采用TO編碼技術(shù)比未采用TO編碼技術(shù)總的動態(tài)功耗降低了11.29﹪. 另外,功耗還可以使用RTL門控時鐘進行進一步的優(yōu)化.本文介紹了門控時鐘技術(shù)的特點,討論門控時鐘對綜合和時序分析的影響.利用Synopsys公司的DesignCompiler工具在綜合時完成了門控時鐘的設計,分析結(jié)果顯示,在我們的設計中,使用RTL門控時鐘可以使系統(tǒng)動態(tài)功耗降低15.5﹪,面積也略有改善. 利用Design Compiler和

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論