基于FPGA的LD-CELP語音編解碼器設計.pdf_第1頁
已閱讀1頁,還剩64頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、LD-CELP(Low Delay—Code Excited Linear Prediction)語音編碼技術是ITU-T1992年頒布的低延遲語音編碼標準,其單向編碼延遲小于2ms,主觀評價MOS分為4.0。該標準采用向后自適應技術。其指標參數(shù)達到了進入公眾通信網(wǎng)的要求。該標準被廣泛應用于數(shù)字衛(wèi)星系統(tǒng)、數(shù)字線路倍增設備(DCME)、綜合業(yè)務數(shù)字網(wǎng)(ISDN)、公共交換電話網(wǎng)(PSTN)、話音存儲轉(zhuǎn)發(fā)系統(tǒng)等領域。
   本文對L

2、D-CELP語音編解碼算法進行研究,根據(jù)該標準算法特點,設計編碼器硬件的體系構架。語音編解碼算法中的運算功能由內(nèi)嵌DSP軟核完成,編解碼輸入輸出部分由專門的輸入輸出控制模塊處理并緩存,編解碼過程中的常數(shù)存儲在常數(shù)ROM中,中間變量存儲在片上SRAM中。軟件設計方面,采用DSP嵌入軟件代碼實現(xiàn)運算部分的功能,嵌入軟件通過編寫匯編代碼實現(xiàn)。匯編代碼通過專用編譯器被編譯成二進制指令集,并最終存儲在程序ROM中。
   本文基于NC-V

3、ERILOG和SIMVISION仿真軟件進行軟硬件的協(xié)同仿真,仿真輸入采用ITU標準測試向量,仿真產(chǎn)生的波形驗證了本設計功能的正確性。將上述設計下載到FPGA開發(fā)系統(tǒng),完成FPGA上最終功能的實現(xiàn)。本設計共包含20k邏輯門,10k片上ROM,10k片上SRAM,工作頻率小于30MHz。所采用的FPGA為XILINX公司SPATRANⅢ系列產(chǎn)品中的XC3S1000芯片,此芯片擁有100萬系統(tǒng)門,17280個邏輯單元。最后通過在FPGA外部

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論