版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著近幾年無線通訊系統(tǒng)的蓬勃發(fā)展,推動了低成本、低功耗CMOS無線收發(fā)機的研究與開發(fā),而壓控振蕩器(VCO,Voltage Controlled Oscillator)是無線收發(fā)機的關(guān)鍵模塊。作為收發(fā)機中的本地振蕩源進行頻率轉(zhuǎn)換和信道選擇,需要壓控振蕩器具有低功耗和低相位噪聲的特點。
CMOS工藝尺寸的進一步縮小,增加了芯片的功能模塊密度、器件的速度以及電路處理信號的能力。然而,為了滿足可靠性,避免器件柵氧化層擊穿、熱載流
2、子效應(yīng)以及功耗密度過大等問題,其電源電壓也在等比例地縮小。另一方面,雖然電源電壓減小了,但器件的閾值電壓卻沒有相應(yīng)減小,這導(dǎo)致了可獲得的電壓擺幅變小。傳統(tǒng)的模擬電路結(jié)構(gòu)在電源電壓降低到1V以下時由于沒有足夠的電壓凈空間,使得模擬電路的設(shè)計遇到了挑戰(zhàn)。
本論文的目的是設(shè)計一個工作在極低電壓(0.5V)環(huán)境下的低功耗和低相位噪聲射頻壓控振蕩器集成電路芯片。目前國際上對于極低電壓環(huán)境下的VCO也只處于研究階段,相應(yīng)的產(chǎn)品問世尚需
3、要一定的時間。國內(nèi)對VCO的研究近幾年也呈現(xiàn)繁榮之勢,但關(guān)注的往往是正常電源電壓環(huán)境下的研究,只是在追隨國外已有產(chǎn)品的腳步前進。在國內(nèi)CMOS工藝技術(shù)已經(jīng)可以接近國際先進水平的情況下,有必要進行跨越式發(fā)展,研究國際上的前沿課題。這樣,對快速提高我國集成電路產(chǎn)業(yè)的整體競爭力具有重要的意義。
本文主要工作和創(chuàng)新點包括:
1.探討了片上電感的物理結(jié)構(gòu)及電學(xué)模型的物理意義,研究了電感的幾何尺寸參數(shù)對片上電感性能的影響
4、,總結(jié)得到了優(yōu)化電感的一系列指導(dǎo)原則,并根據(jù)CMOS工藝的發(fā)展,改進了文獻中有關(guān)電感設(shè)計的經(jīng)驗報導(dǎo)。
2.探討了變?nèi)莨艿奈锢斫Y(jié)構(gòu)及電學(xué)模型的物理意義,分析了不同結(jié)構(gòu)變?nèi)莨艿膬?yōu)缺點及相應(yīng)的應(yīng)用領(lǐng)域,研究了偏置電壓、變?nèi)莨軒缀纬叽鐓?shù)以及工作頻率等對變?nèi)莨苄阅艿挠绊懀玫搅藘?yōu)化設(shè)計變?nèi)莨艿囊幌盗兄笇?dǎo)原則。
3.深入分析總結(jié)了四種電感電容式壓控振蕩器的相位噪聲模型:線性時不變(Lesson’s)模型,線性時變(Ha
5、jimiri’s)模型,非線性擾動(Demir’s)模型以及類諧波平衡分析(Rael’s)模型。詳細分析了振蕩器的內(nèi)在振蕩機制,總結(jié)了振蕩器設(shè)計和優(yōu)化的一般步驟,提出了振蕩器設(shè)計中針對低相位噪聲和低功耗設(shè)計的設(shè)計原則,歸納了幾種相位噪聲降低技術(shù)。綜合應(yīng)用多種技術(shù),實現(xiàn)了低至0.5 V電源電壓下的低功耗、低相位噪聲的LCVCO的設(shè)計.4.研究了極低電壓應(yīng)用的射頻鎖相環(huán)(PLL,Phase—Locked Loop)的設(shè)計,分別構(gòu)建了鑒頻鑒相
6、器(PFD,Phase—Frequency Detector)、電荷泵(CP,Charge—Pump)以及分頻器。其中鑒頻鑒相器采用改進型預(yù)充電鑒頻鑒相器結(jié)構(gòu),其特點是工作頻率范圍大,功耗低,且死區(qū)極小;電荷泵模塊采用負反饋電路結(jié)構(gòu),在極低電壓下能夠提高充放電電流匹配度;分頻器采用擴展的單相時鐘動態(tài)邏輯結(jié)構(gòu),在極低電壓下能夠工作在3 GHz以上,且功耗很小,同時考慮了動態(tài)邏輯中動態(tài)結(jié)點漏電流的影響,給出了相應(yīng)的輔助電路,彌補了這個缺點。
7、5.采用中芯國際0.13μm1P8M CMOS工藝實現(xiàn)了工作于0.5 V電源電壓下的低功耗、低相位噪聲的LCVCO芯片,測試得到LcVCO能正常工作在0.5 V電壓下,輸出頻率范圍為2.1~2.3 GHz,輸出相位噪聲在—119.8~—121.5 dBc/Hz@1 MHz,功耗僅為685μW,計算得到綜合性能指標(biāo)FOM為—188.7~—190.3 dB,達到國內(nèi)領(lǐng)先水平。以此VCO為核心,完成了相應(yīng)的極低電壓下低功耗、低相位噪聲的PLL
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 寬帶低功耗壓控振蕩器的設(shè)計.pdf
- X波段低相噪壓控振蕩器的研制.pdf
- 基于SISL低相噪壓控振蕩器的研究與設(shè)計.pdf
- 超低功耗壓控振蕩器的研究與設(shè)計.pdf
- 極低電壓極低功耗鎖相環(huán)的設(shè)計與實現(xiàn).pdf
- 低相噪低功耗集成數(shù)控晶體振蕩器電路研究.pdf
- 極低電壓極低功耗的射頻VCO及其預(yù)分頻器設(shè)計研究與實現(xiàn).pdf
- 寬調(diào)諧高線性低相噪壓控振蕩器設(shè)計.pdf
- 2.4ghzcmos低功耗壓控振蕩器設(shè)計
- 高線性低相噪壓控振蕩器電路設(shè)計.pdf
- 低電壓自動頻帶校準(zhǔn)壓控振蕩器設(shè)計.pdf
- 低相噪LC振蕩器的設(shè)計與實現(xiàn).pdf
- 低相位噪聲壓控振蕩器的研究.pdf
- 低相噪介質(zhì)振蕩器的研究.pdf
- 低相位噪聲低功耗環(huán)形振蕩器研究與設(shè)計.pdf
- X波段低相噪振蕩器的研究.pdf
- 用于銫原子頻標(biāo)的低相噪壓控振蕩器的研制.pdf
- 無線傳感網(wǎng)射頻芯片中低功耗壓控振蕩器的研究與實現(xiàn).pdf
- 寬調(diào)諧低噪聲低功耗LC壓控振蕩器的設(shè)計.pdf
- 低相噪寬帶CMOS集成電感電容壓控振蕩器的分析與設(shè)計.pdf
評論
0/150
提交評論