16位精簡指令集微處理器軟核的設(shè)計研究.pdf_第1頁
已閱讀1頁,還剩81頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、自從1971年英特爾誕生了第一個微處理器--4004以來,微處理器以驚人的速度發(fā)展至今.微處理器的發(fā)展融合了當(dāng)今IC設(shè)計和制造的最新技術(shù),微處理器的發(fā)展水平也反映了IC的設(shè)計水平.而中國從1997年才開始研制出具有自主知識產(chǎn)權(quán)的微處理器,但在設(shè)計水平和制造工藝上與國外還有很大差距.該文設(shè)計了一個16位精簡指令集微處理器軟核16RMPU,主要研究微處理器的指令系統(tǒng)、控制器、總線和時鐘等設(shè)計.具體工作包括對微處理器理論的深入研究,并在此基礎(chǔ)

2、上完成16位RISC微處理器軟核16RMPU的系統(tǒng)級設(shè)計,實現(xiàn)系統(tǒng)功能定義和系統(tǒng)劃分;完成軟核各個模塊的算法級設(shè)計和RTL級設(shè)計,并對軟核的RTL級代碼進行仿真和FPGA驗證;對軟核進行DC(Design Compiler)綜合,生成后端布局布線所需要的網(wǎng)表文件,最終實現(xiàn)微處理器軟核的設(shè)計.該文的微處理器軟核的設(shè)計實現(xiàn)了系統(tǒng)級設(shè)計的所有功能,軟核的性能也在FPGA驗證平臺上得到了驗證.該文是對微處理器設(shè)計中一些設(shè)計思想的實現(xiàn)(如采用硬布

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論