已閱讀1頁,還剩56頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、磁通門磁強計作為一種弱磁場測量器件,廣泛應用于軍事、民用等領(lǐng)域。本文在分析磁通門磁強計工作原理的基礎(chǔ)上,建立磁通門系統(tǒng)Simulink模型,驗證所設計的接口電路方案,并對接口電路進行設計、前仿真、版圖實現(xiàn)和芯片測試。
本文采用平行雙芯結(jié)構(gòu)的磁通門磁強計,利用Matlab工具包,分別建立了磁通門開、閉環(huán)系統(tǒng)的Simulink模型,對其進行系統(tǒng)仿真,驗證系統(tǒng)方案的可行性,并分析了各模塊指標對系統(tǒng)性能的影響,比較了開、閉環(huán)系統(tǒng)各自的
2、優(yōu)缺點。接著建立了雙芯探頭的Hspice電學模型,以滿足系統(tǒng)級電路仿真需求。
根據(jù)電路方案設計接口電路,基于0.5μmCMOS工藝參數(shù)完成了磁通門ASIC接口單元設計,主要包括激磁電路和檢測電路。其中激磁電路采用5kHz的正弦波;檢測電路采用帶阻負反饋方式提高接口電路信噪比;采用帶通濾波器濾除基波和3次諧波噪聲;采用開關(guān)相敏檢波實現(xiàn)接口電路的相敏功能。
最后,論文介紹了磁通門磁強計接口電路的版圖設計及系統(tǒng)測試。本設計
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗磁通門磁強計接口ASIC設計.pdf
- 閉環(huán)電容式微加速度計接口ASIC研究.pdf
- 低功耗閉環(huán)加速度計接口ASIC設計.pdf
- 連續(xù)時間閉環(huán)微加速度計接口ASIC的設計.pdf
- 閉環(huán)微加速度計接口全差分ASIC電路的設計.pdf
- 高動態(tài)范圍閉環(huán)微加速度計接口ASIC電路設計.pdf
- 閉環(huán)微加速度計接口全差分asic電路的設計
- 接口ASIC芯片對閉環(huán)加速度計穩(wěn)定性的影響分析.pdf
- 石英陀螺閉環(huán)自激驅(qū)動ASIC芯片設計.pdf
- 球碟轉(zhuǎn)子式微陀螺接口ASIC研究.pdf
- 通用PCI目標接口芯片的ASIC設計.pdf
- CMOS SENSOR接口的ASIC電路設計.pdf
- 方波激勵磁通門接口ASIC設計.pdf
- 微陀螺接口ASIC性能分析與電路優(yōu)化.pdf
- 磁通門傳感器及其接口ASIC芯片研究.pdf
- 轉(zhuǎn)子式微陀螺ASIC接口檢測電路設計.pdf
- 閉環(huán)光纖陀螺振動特性研究.pdf
- 閉環(huán)微加速度計ΣΔ調(diào)制ASIC電路的設計.pdf
- 電容式硅微陀螺接口ASIC芯片集成技術(shù)研究.pdf
- 高階SIGMA DELTA微加速度計接口ASIC芯片研究.pdf
評論
0/150
提交評論