2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩62頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、近年來,隨著無線通信系統(tǒng)的迅速發(fā)展,低成本、低功耗、高性能CMOS射頻集成電路的研究和開發(fā)引起人們的廣泛關(guān)注,用CMOS工藝實現(xiàn)無線通信系統(tǒng)的射頻前端不僅必要而且可能。CMOS射頻前端由發(fā)射和接收模塊組成,其中混頻器作為接收機中的一個關(guān)鍵部分,其性能的好壞,直接影響整個通信系統(tǒng)的性能。其中低電壓高線性度混頻器的研究成了當前研究的一個熱點。
   本文以射頻接收機前端關(guān)鍵器件中的混頻器為研究對象,在系統(tǒng)分析混頻器的性能指標的基礎(chǔ)上

2、,針對低電壓和高線性度兩個性能指標,提出了一種改進的低電壓高線性度混頻器電路。具體工作如下:
   本文首先分析了CMOS混頻器的國內(nèi)外研究現(xiàn)狀,其中重點分析了高線性度、低電壓混頻器的現(xiàn)狀。區(qū)別于常見的冪級數(shù)分析法,這里將采用Volterra級數(shù)分析法,并通過具體的共柵電路,分析影響混頻器線性度的因素。詳細分析了改進線性度的傳統(tǒng)的派生項疊加技術(shù)和改進的派生項疊加技術(shù),并指出其存在的不足。在此基礎(chǔ)上采用了改進的派生項疊加技術(shù),利用

3、NMOS和PMOS管并聯(lián)電路組成互補跨導(dǎo)級電路,用于同時取消二階和三階非線性電流,達到提高混頻器線性度的目的。接著采用了LC折疊式結(jié)構(gòu),提出了基于改進的派生項疊加技術(shù)的低電壓高線性混頻器。
   最后,基于TSMC0.18μm工藝,并利用安捷倫公司的ADS2008軟件,對所設(shè)計的混頻器進行仿真。仿真結(jié)果為:電源電壓為0.8V,功耗為4.56mW,轉(zhuǎn)換增益為5.821dB,噪聲系數(shù)為7.878 dB,1dB功率壓縮點為-4dBm,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論