一種高優(yōu)值CMOS圖像傳感器讀出電路的設(shè)計.pdf_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、近年來,CMOS圖像傳感器(CMOS Image Sensor,CIS)以其高集成、高分辨率、低功耗等優(yōu)點取得了長足發(fā)展。隨著CIS 像素陣列不斷擴大,讀出速度和動態(tài)范圍(Dynamic Range,DR)的不斷提高,它對讀出電路的要求也越來越高,可以說讀出電路設(shè)計已成為CIS的瓶頸,如何設(shè)計一個高優(yōu)值(figure-of-merit,F(xiàn)OM)的讀出電路成為擺在我們面前的重要課題。
   本文針對影響讀出電路的速度、功耗等因素進

2、行了分析,設(shè)計了一個可用于1M(1024x1024)像素CIS (幀頻20fps)中的高優(yōu)值讀出電路。該讀出電路由相關(guān)雙采樣(correlated double sampling,CDS)、可編程增益放大器(programmable gainamplifier,PGA)和接口電路三個子模塊構(gòu)成。采用TSMC 0.18um 3.3V CIS 工藝完成版圖設(shè)計和流片,后仿結(jié)果表明該讀出電路可使1M (1024x1024)像素CIS的幀速率達(dá)

3、到20fps (幀/秒),動態(tài)范圍73.9dB。
   論文重點研究了CDS和PGA的設(shè)計。針對傳統(tǒng)CDS中易產(chǎn)生列FPN (FixedPattern Noise)噪聲,功耗和面積大的缺點,本問提出一中新的CDS 結(jié)構(gòu),該CDS電路僅需一個列放大器,可有效抑制列FPN 噪聲,同時功耗和面積比傳統(tǒng)設(shè)計降低一半。另外,我們提出了一種電容版圖設(shè)計簡單、反饋系數(shù)大、噪聲小、線性度高的PGA 結(jié)構(gòu)。設(shè)計了一個可調(diào)補償電容的運算跨導(dǎo)放大器(

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論