已閱讀1頁,還剩129頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、本文在介紹了各種商業(yè)主流RISC微處理器的技術(shù)特點后討論了一種32位高性能RISC微處理器的設計方法,重點在于其邏輯設計,包括:指令集結(jié)構(gòu)設計、RISC CPU設計、層次化存儲器系統(tǒng)設計和其它功能單元設計。文中提出了一種對集中式控制器單元進行劃分的方法并根據(jù)該方法確定了RISC CPU的體系結(jié)構(gòu)。提出了一種完全去掉由RAW冒險在流水線中所引起的“氣泡”的方法。提出了一種顯著縮短程序的執(zhí)行時間的方法。提出了流水線暫停的兩條原則并根據(jù)這兩
2、條原則產(chǎn)生了流水線中各個流水段的暫停信號。文中采用了不同的方式產(chǎn)生從指令MMU送往指令Cache和從數(shù)據(jù)MMU送往數(shù)據(jù)Cache的是否可緩存標志信號。研究了RISC微處理器的低功耗設計技術(shù)并給出了一種支持動態(tài)和靜態(tài)功耗管理的功耗管理單元的設計方法。研究了RISC微處理器對WISHBONE SoC接口的支持并給出了一種采用WISHBONE協(xié)議的總線接口單元的設計方法。介紹了在進行系統(tǒng)級仿真時所采用的兩種配置管理方法。最后,本文給出了設
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 32位RISC微處理器模塊設計.pdf
- 32位RISC微處理器核的設計.pdf
- 32位risc微處理器設計研究博士論文
- 32位RISC微處理器的設計與實現(xiàn).pdf
- 32位RISC嵌入式微處理器設計.pdf
- 32位嵌入式RISC微處理器設計.pdf
- 32位RISC嵌入式微處理器設計研究.pdf
- 8位RISC微處理器的設計.pdf
- 8位risc微處理器設計與仿真
- 基于FPGA的32位RISC微處理器的設計與實現(xiàn).pdf
- 基于32位RISC體系結(jié)構(gòu)的微處理器設計與研究.pdf
- 32位RISC處理器研究及實現(xiàn).pdf
- 基于RISC的32位微處理器關(guān)鍵技術(shù)的研究與實現(xiàn).pdf
- 64位RISC微處理器的低功耗設計和后端設計.pdf
- 基于RISC的微處理器研究與設計.pdf
- 16位RISC微處理器在FPGA上的設計與實現(xiàn).pdf
- 基于FPGA的32位RISC處理器設計與實現(xiàn).pdf
- 基于fpga risc 結(jié)構(gòu)8位微處理器的設計與仿真
- 嵌入式32位RISC微處理器的設計與實現(xiàn)及其控制邏輯的改進.pdf
- 32位MIPS微處理器低功耗物理設計的研究.pdf
評論
0/150
提交評論