一款8b-10bSerDes電路的設計.pdf_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、在信息時代的今天,為適應信息技術的高速發(fā)展,高速處理器、多媒體、虛擬現(xiàn)實以及網(wǎng)絡技術對信號的帶寬要求越來越高,所以多信道應用日益普及,所需傳送的數(shù)據(jù)量越來越大,速度越來越快。在這種形勢下,LVDS接口技術,憑借其高速、低功耗、低噪聲及低成本的優(yōu)勢受到很多領域的青睞。在實際應用上,LVDS在串行解串器(SerDes)中的應用最為廣泛。SerDes有四種基本架構,本課題研究的是其中的一種-8b/10bSerDes。論文首先給出了8b/10b

2、SerDes的系統(tǒng)結構,將其分為發(fā)送端和接收端兩個部分,然后按照功能的不同,對電路進行了模塊劃分,并且設計了其中的4個主要模塊-8b/10b編碼模塊、8b/10b解碼模塊、10:1并串轉換模塊和1:10串并轉換模塊。
   對于8b/10b編解碼模塊,首先分析了8b/10b編解碼的原理和特點,然后提出了基于Disparity的查找表的新方法來實現(xiàn)電路的設計。而對于串/并轉換模塊,則在對傳統(tǒng)結構研究的基礎上,根據(jù)設計的需要,提出了

3、并行結構和樹型結構相結合的方案來完成設計。
   整個設計按照ASIC流程來實現(xiàn),首先用硬件描述語言(Verilog)來實現(xiàn)各個模塊的RTL級設計,然后使用Mentor公司的modelsim來對各個模塊及整體電路進行功能仿真。經(jīng)驗證,設計的電路功能是正確的。在此基礎上,再對發(fā)送端和接收端電路進行綜合和靜態(tài)時序分析(STA),使用的工具分別是Synopsys公司的DC和PT,另外進行綜合和STA時使用的是smic0.18的工藝庫。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論