版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、本文應(yīng)用的基于傳輸觸發(fā)體系架構(gòu)(Transport Triggered Architecture,TTA)的ASIP設(shè)計(jì)方法具有簡單性、靈活性、可編程性、模塊化、自動化的特點(diǎn),有效地克服了當(dāng)前專用處理器和微處理器局限性,能夠快速設(shè)計(jì)出滿足特定應(yīng)用的高性能嵌入式微處理器。傳輸觸發(fā)體系架構(gòu)優(yōu)點(diǎn)在于總線互連方式由簡單直接的連接點(diǎn)取代了傳統(tǒng)冗雜的旁路路徑,寄存器不再作為數(shù)據(jù)通路的中間級而是看成特殊的功能單元,進(jìn)而實(shí)現(xiàn)低功耗;傳輸觸發(fā)體系指令特點(diǎn)
2、是以Hybrid流水線方式多觸發(fā),進(jìn)而最大化功能單元的并行性。本文根據(jù)傳輸觸發(fā)體系架構(gòu)的特點(diǎn),針對視頻領(lǐng)域的H.264幀內(nèi)預(yù)測以及整數(shù)離散余弦變換以MoveFramework為開發(fā)工具平臺進(jìn)行處理器設(shè)計(jì),其中包括配置系統(tǒng)體系架構(gòu)、挖掘操作并行性和數(shù)據(jù)傳輸級并行性、優(yōu)化資源、優(yōu)化互聯(lián),最終在運(yùn)行周期、面積與功耗中達(dá)到了一個(gè)權(quán)衡。本文按照自底向上和自頂向下的設(shè)計(jì)方法學(xué)分別實(shí)現(xiàn)幀內(nèi)預(yù)測處理器和帶有功能單元的復(fù)合處理器。實(shí)驗(yàn)表明,經(jīng)過設(shè)計(jì)優(yōu)化后
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 面向圖像處理的可配置處理器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 面向AES加密的可配置處理器設(shè)計(jì)及實(shí)現(xiàn).pdf
- 面向橢圓曲線密碼算法的可配置處理器研究與設(shè)計(jì).pdf
- 高性能專用數(shù)字協(xié)處理器的設(shè)計(jì)與測試.pdf
- 可配置可擴(kuò)展媒體處理器設(shè)計(jì).pdf
- 可配置嵌入式處理器仿真器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于TTA的可配置處理器研究與設(shè)計(jì).pdf
- 可配置EDGE處理器執(zhí)行單元的分析與設(shè)計(jì).pdf
- 高性能Java處理器設(shè)計(jì)研究與實(shí)現(xiàn).pdf
- 高性能數(shù)字信號處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 可配置可擴(kuò)展處理器編譯器設(shè)計(jì).pdf
- 基于網(wǎng)絡(luò)處理器的高性能虛擬專用網(wǎng)研究與實(shí)現(xiàn).pdf
- 基于高性能網(wǎng)絡(luò)處理器的NIPS設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能FFT處理器的研究與FPGA實(shí)現(xiàn).pdf
- 高速可配置基2FFT處理器的FPGA實(shí)現(xiàn)研究.pdf
- 高性能FPGA可配置存儲器的IP核設(shè)計(jì).pdf
- 可配置FFT-IFFT處理器的設(shè)計(jì)及其FPGA構(gòu)造.pdf
- 基于多核處理器的h.264幀內(nèi)預(yù)測和去塊濾波實(shí)現(xiàn)與優(yōu)化
- 基于TTA技術(shù)的多功能可配置DSP處理器設(shè)計(jì).pdf
- 可配置TTA處理器編譯器的指令調(diào)度技術(shù)研究與實(shí)現(xiàn).pdf
評論
0/150
提交評論