版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、最近幾十年來電子信息技術(shù)飛速發(fā)展,應(yīng)用領(lǐng)域不斷擴展。信號源被稱為電子系統(tǒng)的心臟,在某種程度上影響著甚至決定著整個電子系統(tǒng)的性能。如何研制出低成本、高性能、高可靠性、控制靈活的信號源已成為一個熱點課題,也正是頻率合成技術(shù)所要解決的課題。頻率合成器是實現(xiàn)頻率合成的具體設(shè)備,它的實現(xiàn)方式直接影響決定著信號源的性能和成本,故其實現(xiàn)方式一直給設(shè)計者提出新挑戰(zhàn)并得到新變革。近些年來迅速發(fā)展的鎖相頻率合成技術(shù),以其自身性能優(yōu)勢,已經(jīng)成為頻率合成的主要
2、設(shè)計方式之一。
本論文研究了鎖相頻率合成器的基本結(jié)構(gòu),介紹了各個組成模塊的基本特點,在此基礎(chǔ)上,介紹了小數(shù)分頻頻率合成器的實現(xiàn)方法和Sigma-delta調(diào)制器的基本結(jié)構(gòu)。通過對Sigma-delta調(diào)制器的分析,為了進一步降低相位噪聲,優(yōu)化了關(guān)鍵電路設(shè)計,并嘗試了模擬相位內(nèi)插技術(shù)的優(yōu)化組合。
本文主要工作分為兩部分:第一部分是以中電集團四十一所的原有小數(shù)環(huán)為分析基礎(chǔ),通過對其關(guān)鍵電路的分析,提出了改進方案。
3、第二部分是就其關(guān)鍵電路提出的改進方案。對于改進電路的設(shè)計主要集中在兩個方面:第一是在鑒頻鑒相器上,去掉了原來鑒頻鑒相器延時電路加入了一個反向器,鑒相參考信號直接反向接入輸出端,這樣做的好處是能在一個鑒相周期內(nèi)保證充放電平衡。第二是在補償電路的設(shè)計方面,方案是采取的模擬相位內(nèi)插法(API),根據(jù)小數(shù)分頻累加器余量正比于尾數(shù)調(diào)制輸出原理,通過選取合適的D/A轉(zhuǎn)換把余量信號疊加到鑒相器輸出端,用來抵消尾數(shù)調(diào)制輸出。通過這一系列的工作能把噪聲降
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 分數(shù)分頻的鎖相環(huán).pdf
- 低功耗雙模小數(shù)分頻鎖相環(huán)的研究與設(shè)計.pdf
- MICS接收機中小數(shù)分頻鎖相環(huán)的研究與設(shè)計.pdf
- 小數(shù)分頻環(huán)形壓控振蕩器鎖相環(huán)的研究與設(shè)計.pdf
- 小數(shù)分頻鎖相環(huán)設(shè)計及其雜散與噪聲的抑制補償.pdf
- 基于分數(shù)分頻鎖相環(huán)的設(shè)計與噪聲分析.pdf
- 寬帶CMOS鎖相環(huán)中小數(shù)分頻器的設(shè)計.pdf
- 高精度、分數(shù)分頻CMOS集成鎖相環(huán)電路設(shè)計.pdf
- 分數(shù)分頻鎖相環(huán)頻率合成器的研究.pdf
- Σ—Δ分數(shù)分頻鎖相環(huán)頻率合成器的研究.pdf
- 一款數(shù)字鎖相環(huán)及其分數(shù)分頻實現(xiàn).pdf
- 面向60GHz分數(shù)型鎖相環(huán)應(yīng)用的分數(shù)分頻器的設(shè)計.pdf
- 用于無線通信的分數(shù)分頻鎖相環(huán)頻率綜合器的研究與設(shè)計.pdf
- 小數(shù)分頻鎖相頻率合成器的研究.pdf
- 低電壓CMOS分數(shù)分頻鎖相環(huán)頻率綜合器關(guān)鍵技術(shù)研究.pdf
- 小數(shù)分頻鎖相頻率合成器的研究論述
- Σ-Δ調(diào)制小數(shù)分頻鎖相頻率合成器的研究.pdf
- Σ-△調(diào)制式小數(shù)分頻鎖相頻率合成器的研究.pdf
- CMOS集成鎖相環(huán)設(shè)計.pdf
- 全數(shù)字鎖相環(huán)設(shè)計
評論
0/150
提交評論