版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、可編程邏輯控制器(Programmable Logic Controller,PLC)被廣泛用于解決復(fù)雜的工業(yè)控制問題,LD梯形圖是其編程語言之一。高速高精度一直是PLC的性能追求,但由于PLC使用微控制器作為核心,遵循馮?諾依曼體系,所以要提高響應(yīng)速度就必須降低掃描周期,選擇使用更高主頻的CPU是一種直接方法,但是這樣僅將問題轉(zhuǎn)移到了CPU的瓶頸上。借鑒GPU的思想,對控制程序的執(zhí)行結(jié)構(gòu)作分析改進,將程序串行執(zhí)行體系提升為并行執(zhí)行的體
2、系,選擇具有程序并發(fā)執(zhí)行特性的VHDL語言,開發(fā)純硬件hardware PLC是一種可行方法。
通過研讀國內(nèi)外研究學者有關(guān)PLC并行編譯、LD/Petri網(wǎng)向邏輯電路轉(zhuǎn)換等論文,參考部分理論基礎(chǔ),該課題提出一種指令并行化執(zhí)行的PLC實現(xiàn)方案,初步設(shè)計了系統(tǒng)的硬件結(jié)構(gòu)組織形式并著力于其核心控制器的實現(xiàn)。具體設(shè)計內(nèi)容包含如下:
(1)提出LD向VHDL轉(zhuǎn)換的總體思路,如構(gòu)建同比于三段式掃描機制的VHDL控制程序框架;將L
3、D抽象為邏輯表達式集合,每個表達式對應(yīng)一個單輸出梯級,設(shè)計算法實現(xiàn)邏輯表達式集合向VHDL代碼的轉(zhuǎn)換。
(2)對LD整體進行分析。討論其存在的依賴關(guān)系及分解方法,從而建立LD并發(fā)執(zhí)行模型,為并行PLC奠定基礎(chǔ)。
(3)對LD局部進行分析。參考有向圖理論,將每個梯級抽象為AOV圖,設(shè)計專用算法實現(xiàn)AOV圖到布爾邏輯表達式的轉(zhuǎn)換,得到每個梯級的初步邏輯表達式,所有梯級的邏輯表達式及其位置信息共同構(gòu)成LD的完整邏輯表達。<
4、br> (4)在hardware PLC上實現(xiàn)LD的指令集。將LD的指令集按照執(zhí)行機制的差異劃分為以下四大類:流程控制指令(跳轉(zhuǎn)指令等)、基本指令(置位/復(fù)位指令等),常用指令(定時器、計數(shù)器等)、功能指令(傳送指令、算術(shù)/邏輯運算指令等),并說明各類指令的不同VHDL設(shè)計實現(xiàn)方法。
(5)建立LD到VHDL轉(zhuǎn)化的語法規(guī)則庫、詞法規(guī)則庫。以上5個部分相結(jié)合可得到LD對應(yīng)的VHDL控制程序,將程序下載至FPGA等芯片上,即可實
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
評論
0/150
提交評論