基于FPGA的光纖陀螺捷聯(lián)系統(tǒng)硬件平臺設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩79頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著慣性技術(shù)的發(fā)展,光纖陀螺捷聯(lián)慣導(dǎo)系統(tǒng)被廣泛應(yīng)用于海、陸、空、天各種武器平臺的導(dǎo)航、制導(dǎo)與控制系統(tǒng)中,成為現(xiàn)代武器系統(tǒng)的核心裝置,也是衡量武器現(xiàn)代化程度的重要標(biāo)志。本文針對光纖陀螺捷聯(lián)慣導(dǎo)系統(tǒng)的關(guān)鍵技術(shù)之一,即系統(tǒng)的硬件平臺設(shè)計進行了詳細的研究。當(dāng)前的光纖陀螺捷聯(lián)慣性導(dǎo)航系統(tǒng)硬件平臺普遍使用DSP+FPGA架構(gòu)的形式,其存在的問題有硬件平臺擴展的芯片較多,設(shè)計復(fù)雜,作為主處理器的DSP和接口控制的FPGA協(xié)調(diào)難,耦合不夠緊密。

2、   針對上述問題,本文提出了基于FPGA的光纖陀螺捷聯(lián)慣性導(dǎo)航系統(tǒng)硬件平臺設(shè)計方案,采用內(nèi)嵌有PowerPC405硬核處理器的Virtex-4FX20芯片作為系統(tǒng)硬件平臺的核心,將系統(tǒng)所需的數(shù)據(jù)采集、數(shù)據(jù)處理、接口通信以及數(shù)據(jù)和程序存儲等功能集成于FPGA,構(gòu)建了FPGA的片上系統(tǒng),并且在FPGA芯片內(nèi)為PowerPC405處理器設(shè)計了浮點運算單元,使系統(tǒng)的數(shù)據(jù)處理能力進一步加強。本文主要從以下幾個方面進行了設(shè)計與研究:
  

3、 (1)通過對系統(tǒng)需求的分析,設(shè)計了光纖陀螺捷聯(lián)慣性導(dǎo)航系統(tǒng)的硬件電路。設(shè)計了光纖陀螺的數(shù)據(jù)接口電路、石英撓性加速度計的數(shù)據(jù)采集電路、Virtex-4FX20芯片的配置電路、系統(tǒng)的數(shù)據(jù)和程序存儲電路以及硬件平臺對外的通信接口電路。
   (2)在硬件平臺設(shè)計的基礎(chǔ)上,對作為硬件平臺核心的FPGA進行了片上系統(tǒng)的設(shè)計。在FPGA內(nèi)部利用其邏輯資源和IP核技術(shù),設(shè)計了陀螺和加速度計的采集模塊,定制了存儲和通信接口控制器,重點設(shè)計了

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論