2023年全國(guó)碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩62頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著微電子技術(shù)的飛速發(fā)展,實(shí)時(shí)圖像處理技術(shù)在航空、通信、醫(yī)學(xué)以及工業(yè)控制等領(lǐng)域的應(yīng)用也越來越廣泛。FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)作為現(xiàn)階段應(yīng)用最廣泛的可編程邏輯器件之一,具有運(yùn)算速度較快、配置靈活易用、成本較低等優(yōu)點(diǎn),適宜于作為圖像采集與顯示系統(tǒng)的核心控制單元。本論文以高性能線陣CCD圖像傳感器作為圖像輸入,采用XilinxSpartan6系列的FPGA芯片為核心控制器件,設(shè)計(jì)了

2、基于FPGA的紅外線陣圖像采集與顯示系統(tǒng)。選擇的核心FPGA器件為Xilinx spartan6系列的XC6SLX16。本系統(tǒng)主要分為圖像采集模塊,圖像存儲(chǔ)模塊以及圖像顯示接口模塊三個(gè)部分。主要工作如下:
  首先,分析了線陣圖像傳感器G9494-256D以及CCD專用的模擬信號(hào)處理器AD9822的驅(qū)動(dòng)要求;在ISE的開發(fā)環(huán)境下,使用Verilog HDL硬件描述語言實(shí)現(xiàn)對(duì)G9494-256D以及AD9822的驅(qū)動(dòng)。該方法簡(jiǎn)單、易

3、讀、可移植、后期升級(jí)方便。
  其次,在仔細(xì)研究了第二代內(nèi)存技術(shù)DDR2 SDRAM的工作原理、讀寫時(shí)序要求之后,選擇MICRON公司的MT47H16M16BG-364MB DDR2 SDRAM作為圖像數(shù)據(jù)的存儲(chǔ)器。通過調(diào)用Xilinx ISE的MIG IP core生成的DDR2 SDRAM控制器實(shí)現(xiàn)對(duì)DDR2 SDRAM的讀寫控制,并且通過了ISE ChipScope驗(yàn)證以及Modelsim的功能仿真。
  最后,選擇C

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論