版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、近年來,隨著IC(Integrated Circuit)產(chǎn)業(yè)的高速發(fā)展,在數(shù)字化系統(tǒng)中,處理器的性能不斷提高,因此對存儲器的數(shù)據(jù)通道帶寬和存儲器的容量也提出了更高的要求,存儲器的性能對整個系統(tǒng)性能的影響越來越大。SDRAM(Synchronous Dynamic Random-Access Memory)被稱為同步動態(tài)隨機(jī)存儲器,作為存儲器的重要組成部分, SDRAM以其容量大、成本低,傳輸速度較快等優(yōu)點(diǎn),在包括計(jì)算機(jī)產(chǎn)品在內(nèi)的各類電子
2、產(chǎn)品中廣泛應(yīng)用。
本文研究的SDRAM控制器是 SDRAM存儲芯片的控制單元,將從處理器發(fā)來的數(shù)據(jù)和指令進(jìn)行處理,轉(zhuǎn)換成對存儲芯片的讀寫操作。本文所設(shè)計(jì)的SDRAM控制器劃分為PLB從設(shè)備接口模塊、DCR接口模塊、跨時鐘域轉(zhuǎn)換模塊和SDRAM控制模塊;其中又將SDRAM控制模塊分為寄存器模塊、總線仲裁模塊、地址控制模塊、自動刷新模塊、數(shù)據(jù)控制模塊、狀態(tài)機(jī)模塊和頁面控制模塊七個子模塊。使用Verilog硬件描述語言實(shí)現(xiàn)各個模塊的
3、邏輯功能。針對本文所設(shè)計(jì)的模塊,搭建驗(yàn)證平臺,根據(jù)需求提出功能驗(yàn)證點(diǎn),編寫測試用例,進(jìn)行了模塊級的驗(yàn)證工作。本文所設(shè)計(jì)的SDRAM控制器可以支持4個物理Bank,每個物理Bank空間可達(dá)256M;支持單拍、Line、Burst等不同類型的讀寫操作;支持可配置的ECC和奇偶校驗(yàn),在保證了傳輸數(shù)據(jù)正確性的同時也盡可能的節(jié)約了資源;支持頁面開放模式,頁面替換采用LRU算法,以提高效率。除此之外為了提高設(shè)計(jì)結(jié)果的可復(fù)用性,支持外部總線時鐘與內(nèi)部
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于CoreConnect總線的SDRAM控制器設(shè)計(jì)與驗(yàn)證.pdf
- DDR SDRAM控制器的設(shè)計(jì)與驗(yàn)證.pdf
- 低功耗SDRAM控制器設(shè)計(jì)與軟件驗(yàn)證.pdf
- LPDDR2 SDRAM控制器的設(shè)計(jì)與驗(yàn)證.pdf
- DDR2 SDRAM控制器的設(shè)計(jì)與驗(yàn)證.pdf
- CAN總線控制器的設(shè)計(jì)與驗(yàn)證.pdf
- 基于APB總線的SPI控制器設(shè)計(jì)與驗(yàn)證.pdf
- 基于手機(jī)基帶芯片的LPDDR2 SDRAM控制器的設(shè)計(jì)與驗(yàn)證.pdf
- 嵌入式SDRAM控制器驗(yàn)證研究.pdf
- 基于AXI總線協(xié)議的SPI控制器設(shè)計(jì)與驗(yàn)證.pdf
- 基于OPB總線的NAND Flash控制器設(shè)計(jì)與驗(yàn)證.pdf
- 基于AHB總線的DMA控制器分析與驗(yàn)證.pdf
- 基于FPGA的PCI總線接口控制器的設(shè)計(jì).pdf
- 適用于PLB4的SDRAM控制器的設(shè)計(jì)與驗(yàn)證.pdf
- PCI總線接口控制器的FPGA設(shè)計(jì).pdf
- 基于Zynq的TTP-C總線控制器設(shè)計(jì)與驗(yàn)證.pdf
- 基于CoreConnect總線的DDR3控制器設(shè)計(jì)與驗(yàn)證.pdf
- 基于FPGA的SDRAM控制器設(shè)計(jì)及應(yīng)用.pdf
- DDRⅡ SDRAM控制器設(shè)計(jì)實(shí)現(xiàn).pdf
- 基于OpenLDI標(biāo)準(zhǔn)CMOS LCD控制器設(shè)計(jì)與驗(yàn)證.pdf
評論
0/150
提交評論