版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著IP網(wǎng)絡(luò)的快速發(fā)展,對(duì)網(wǎng)絡(luò)的測量研究越來越深入,用于網(wǎng)絡(luò)測試的儀器研究更加迫切,網(wǎng)絡(luò)應(yīng)用商和網(wǎng)絡(luò)服務(wù)提供商的需求極大地促進(jìn)了網(wǎng)絡(luò)測試儀的研發(fā)和更新以及網(wǎng)絡(luò)測量系統(tǒng)的快速發(fā)展。同時(shí),網(wǎng)絡(luò)流量測量是理解網(wǎng)絡(luò)流量組成和分布的首要條件,也是進(jìn)行高速網(wǎng)絡(luò)的QoS以及優(yōu)化網(wǎng)絡(luò)配置和發(fā)現(xiàn)網(wǎng)絡(luò)瓶頸的基本手段,現(xiàn)在對(duì)于萬兆以太網(wǎng)的測最技術(shù)和設(shè)備主要是外國的研究,國內(nèi)研究很少。設(shè)計(jì)萬兆以太網(wǎng)的測量儀中,控制系統(tǒng)的硬件平臺(tái)的選擇也至關(guān)重要,本文選擇RMI
2、XLR732多核多線程處理器作為硬件平臺(tái)設(shè)計(jì)測試儀,它的硬件優(yōu)勢(shì)能滿足需要,有8個(gè)硬核,每個(gè)核有4個(gè)線程,即相當(dāng)于有32個(gè)虛擬CPU核,RMI有自帶的操作系統(tǒng)。
本文選用當(dāng)今流行的多核多線程處理器RMIXLR732為硬件平臺(tái),從測量儀的理論框架和具體實(shí)現(xiàn)對(duì)網(wǎng)絡(luò)測試儀進(jìn)行了相關(guān)研究,并且對(duì)測試儀的主要實(shí)現(xiàn)函數(shù)及界面的具體設(shè)計(jì)步驟進(jìn)行了詳細(xì)的說明,最后給出了主要模塊和函數(shù)的代碼,并對(duì)其實(shí)現(xiàn)過程進(jìn)行描述。本文的主要內(nèi)容和研究成果
3、如下:
1)系統(tǒng)的研究了網(wǎng)絡(luò)測量的關(guān)鍵技術(shù)和方法,從研究的角度,詳盡說明了設(shè)計(jì)網(wǎng)絡(luò)測試儀的基本理論和相關(guān)技術(shù),并且利用多核多線程處理器RMIXLR732設(shè)計(jì)萬兆以太網(wǎng)測試儀。
2)在復(fù)雜環(huán)境下對(duì)網(wǎng)絡(luò)的異構(gòu)、多核多線程和嵌入式測試儀三個(gè)方面說明了萬兆以太網(wǎng)測試儀的關(guān)鍵技術(shù),設(shè)計(jì)大流量環(huán)境下測試儀的模塊,給出了關(guān)鍵函數(shù)代碼,最后詳細(xì)介紹測試儀和上位機(jī)的通信原理和測試儀監(jiān)控界面設(shè)計(jì)原理。
3)研究了萬
4、兆以太網(wǎng)的測量功能與結(jié)構(gòu)設(shè)計(jì)。給出了主要模塊的設(shè)計(jì)思路、部分設(shè)計(jì)代碼以及監(jiān)控界面的按鈕實(shí)現(xiàn)程序。闡述了關(guān)鍵函數(shù)的設(shè)計(jì)思路、主要實(shí)現(xiàn)代碼和函數(shù)流程圖。最后進(jìn)行了測試儀的環(huán)境配置,實(shí)現(xiàn)了具體函數(shù)的功能,同時(shí)給出系統(tǒng)框架流程圖。
4)選用多核多線程處理器設(shè)計(jì)萬兆以太網(wǎng)測量儀,根據(jù)萬兆網(wǎng)絡(luò)流暈的處理要求,將多核多線程的處理器用于萬兆以太網(wǎng)的流量監(jiān)控模塊的設(shè)計(jì)中。在給定的流量發(fā)生器的環(huán)境下,仿真了網(wǎng)絡(luò)測試儀的功能,研究了測試儀的實(shí)現(xiàn)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 龍芯多核處理器多線程故障恢復(fù)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多核多線程處理器環(huán)境下軟件系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于網(wǎng)絡(luò)處理器多線程防火墻的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多核多線程處理器上任務(wù)調(diào)度技術(shù)研究.pdf
- 多核處理器中具有臨界區(qū)的多線程調(diào)度方法研究.pdf
- 基于多核多線程網(wǎng)絡(luò)處理器的高性能IPv6路由查找算法研究.pdf
- 多核多線程處理器訪存并行性分析與優(yōu)化.pdf
- 同時(shí)多線程處理器前端系統(tǒng)的研究.pdf
- 多線程處理器存儲(chǔ)結(jié)構(gòu)研究.pdf
- 基于RISC架構(gòu)的多線程微處理器設(shè)計(jì)及驗(yàn)證.pdf
- 面向IP包處理的硬件多線程處理器研究與設(shè)計(jì).pdf
- 多線程網(wǎng)絡(luò)處理器分布式內(nèi)核結(jié)構(gòu)研究.pdf
- 基于Blackfin處理器的聲學(xué)測量儀器通用硬件平臺(tái).pdf
- 多線程向量處理器驗(yàn)證技術(shù)研究.pdf
- 同時(shí)多線程處理器上的分支預(yù)測器研究.pdf
- 基于IP包處理的多線程流水線處理器ASIC設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多線程微處理器指令雙發(fā)射結(jié)構(gòu)的設(shè)計(jì)與實(shí)現(xiàn)
- 同時(shí)多線程處理器關(guān)鍵技術(shù)研究.pdf
- 同時(shí)多線程處理器性能與功耗改進(jìn)的研究.pdf
- 基于FPGA軟核處理器NIOSII的高精度時(shí)間間隔測量儀.pdf
評(píng)論
0/150
提交評(píng)論