版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、無線通信標(biāo)準(zhǔn)的產(chǎn)生大多伴隨著集成電路工藝的進(jìn)步,其中的一些標(biāo)準(zhǔn)對(duì)射頻接收前端內(nèi)的頻率綜合器的鎖定時(shí)間有嚴(yán)格的要求。
射頻接收前端通常都使用鎖相環(huán)作為頻率綜合器。目前,無線通信系統(tǒng)中常用的是傳統(tǒng)電荷泵鎖相環(huán)結(jié)構(gòu)。鎖相環(huán)往往需要有較大的輸出頻率范圍來適應(yīng)寬帶通信的需求,所以鎖相環(huán)的核心模塊電壓控制振蕩器一般使用單或多核寬帶結(jié)構(gòu)。這樣的鎖相環(huán)的鎖定過程包括數(shù)字粗調(diào)(包括多核情況下的電壓控制振蕩器的選擇)和模擬細(xì)調(diào)。數(shù)字粗調(diào)稱為鎖相環(huán)
2、的跟蹤階段,而模擬細(xì)調(diào)稱為捕獲階段。為了實(shí)現(xiàn)快速鎖定,必須同時(shí)減少跟蹤階段和捕獲階段所用的時(shí)間。
本文分別針對(duì)鎖相環(huán)跟蹤階段及捕獲階段設(shè)計(jì)了電路來提高鎖相環(huán)的鎖定性能。在跟蹤階段,通過對(duì)傳統(tǒng)的整數(shù)分頻器進(jìn)行的改進(jìn),實(shí)現(xiàn)了一種以0.5作為步長(zhǎng)、低功耗、高工作頻率的多模式分頻器,同時(shí)設(shè)計(jì)了一種自動(dòng)頻率控制的算法;在捕獲階段,相對(duì)傳統(tǒng)的三態(tài)鑒頻鑒相器和電荷泵結(jié)構(gòu),提出了線性區(qū)間拓展的鑒頻鑒相器與電荷泵結(jié)構(gòu),減小了傳統(tǒng)結(jié)構(gòu)中因?yàn)閰⒖碱l
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 快速鎖定頻率綜合器研究.pdf
- 快速切換頻率綜合器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 2.4ghz頻率綜合器的設(shè)計(jì)與實(shí)現(xiàn)
- 某接收系統(tǒng)頻率綜合器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 快速鎖定PLL頻率合成器的研制.pdf
- 頻率綜合器的快速自校準(zhǔn)研究.pdf
- L波段快速鎖定頻率合成器.pdf
- 超短波電臺(tái)頻率綜合器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 寬帶頻率綜合器的研究與設(shè)計(jì).pdf
- 無線傳感網(wǎng)頻率綜合器前置分頻器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- WSN頻率綜合器中PFD和CP設(shè)計(jì)與實(shí)現(xiàn).pdf
- WSN頻率綜合器和LC-VCO設(shè)計(jì)與實(shí)現(xiàn).pdf
- 紅外圖像處理芯片中頻率綜合器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- ZigBee頻率綜合器的設(shè)計(jì)與研究.pdf
- UWB頻率綜合器的研究與設(shè)計(jì).pdf
- 諧振式光學(xué)陀螺頻率鎖定技術(shù)與FPGA實(shí)現(xiàn).pdf
- 基于DDS和PLL的寬帶YTO頻率綜合器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 鎖相環(huán)頻率綜合器關(guān)鍵電路設(shè)計(jì)與實(shí)現(xiàn).pdf
- 小數(shù)頻率綜合器設(shè)計(jì).pdf
- 基于鑒頻鑒相器和電荷泵的快速鎖定頻率合成器的研究.pdf
評(píng)論
0/150
提交評(píng)論