版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、MIPS的意思是Microprocessor without Interlocked Pipeline Stages,即無內(nèi)部互鎖流水級的微處理器,它是世界上很流行的一種RISC處理器。與CISC相比,RISC的設(shè)計周期更短,設(shè)計也更簡單,且可以利用更多的先進技術(shù)來開發(fā)更高效的下一代處理器。
MIPS本身并不具備自舉開發(fā)能力,必須有交叉編譯和調(diào)試開發(fā)環(huán)境才能進行開發(fā)。另外,由于嵌入式系統(tǒng)的特殊產(chǎn)品特征要求應(yīng)用軟件具有低功耗、執(zhí)
2、行速度快、占用空間小等特點,這不僅要求設(shè)計人員高效合理的設(shè)計應(yīng)用程序,同時也要求嵌入式系統(tǒng)編譯器能夠進行足夠多的優(yōu)化。其次,多種多樣的MIPS處理器對編譯器的可重定向性提出了一定的要求,以便能快速支持新的處理器平臺上的軟件開發(fā)。
本文以面向32位MIPS處理器的LCC后端移植和優(yōu)化為主線,詳細(xì)分析了LCC的整體結(jié)構(gòu)和MIPS體系結(jié)構(gòu)的特點。按照嵌入式系統(tǒng)開發(fā)的特殊要求對面向32位MIPS處理器子集的代碼生成器進行改進,實現(xiàn)了M
3、IPS匯編器并針對匯編代碼的優(yōu)化進行了研究。
本文的主要工作有:
(1)深入調(diào)研目前主流的可重定向編譯器,選擇LCC編譯器作為研究對象;
(2)對基于LCC面向MIPS的機器描述文件進行修改,以滿足32位MIPS處理器子集指令的要求;并利用LBURG工具構(gòu)建代碼生成器,以便生成MIPS匯編語言程序;
(3)分析典型的一遍掃描匯編器,設(shè)計并實現(xiàn)一個兩遍掃描匯編器,將MIPS匯編語言程序翻譯成機器語言
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 堆棧式計算機目標(biāo)代碼生成和相關(guān)優(yōu)化技術(shù)的研究及實現(xiàn).pdf
- 多核處理器功能驗證的測試平臺優(yōu)化和激勵生成技術(shù).pdf
- 基于mips多周期微處理器的設(shè)計與實現(xiàn)
- 64位MIPS微處理器的模塊設(shè)計和FPGA驗證.pdf
- HDTV SOC中MIPS微處理器的應(yīng)用.pdf
- 基于MIPS處理器的TPM安全芯片設(shè)計.pdf
- 32位MIPS微處理器內(nèi)存管理單元的設(shè)計和驗證.pdf
- 媒體處理器編譯器中寄存器分配與代碼生成技術(shù)的研究與實踐.pdf
- 網(wǎng)絡(luò)處理器及其處理單元相關(guān)技術(shù)的研究.pdf
- 32位MIPS微處理器低功耗物理設(shè)計的研究.pdf
- 高性能X處理器浮點部件的實現(xiàn)和優(yōu)化.pdf
- 基于Davinci處理器的語音算法設(shè)計和優(yōu)化實現(xiàn).pdf
- Rmos操作系統(tǒng)在MIPS處理器上的移植.pdf
- 32位MIPS處理器研究及其軟硬件建模.pdf
- 相關(guān)協(xié)議的FPGA和網(wǎng)絡(luò)處理器上的實現(xiàn).pdf
- 基于MIPS64指令子集的RISC處理器的設(shè)計與實現(xiàn).pdf
- 飛騰1000A處理器網(wǎng)絡(luò)驅(qū)動的實現(xiàn)和優(yōu)化.pdf
- 基于mips64指令子集的risc處理器的設(shè)計與實現(xiàn)
- 基于MIPS指令集的RISC微處理器控制模塊的設(shè)計與實現(xiàn).pdf
- 用于MIPS處理器的片內(nèi)CAN控制器設(shè)計與驗證.pdf
評論
0/150
提交評論