基于統(tǒng)計方法的高速鏈路誤碼率分析.pdf_第1頁
已閱讀1頁,還剩86頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、信令技術(shù)以及電路技術(shù)的進步使得輸入輸出端口(I/O)的數(shù)據(jù)傳輸速率超過了10Gb/s.為了協(xié)同優(yōu)化設(shè)計鏈路的架構(gòu)。電路和互連,準(zhǔn)確分析并預(yù)估由于符號間干擾、串?dāng)_等因素引起高速鏈路系統(tǒng)的誤碼率變得越來越重要.本課題是最大失真分析方法的后續(xù)研究,目的是利用系統(tǒng)的單-位響應(yīng)SBR(single bit response)以及相關(guān)的噪聲模型來預(yù)測鏈路誤碼率。
  本文首先介紹了高速鏈路的結(jié)構(gòu)組成以及各部分的功能,闡述了I/O信令通道的基本

2、模塊,描繪了I/O接口的總體設(shè)計,包括在傳統(tǒng)信號完整性設(shè)計中被忽視的各種拓?fù)浣Y(jié)構(gòu)選項,對PCB走線,封裝內(nèi)走線,片上互連這三個不同的互連類型特點,進行了討論?接著討論了高速鏈路中的噪聲源和抖動,涵蓋了高速鏈路中的主要噪聲分量,并對這些噪聲分量的基本物理及建模問題進行了討論?隨后介紹了通道的仿真和分析問題,綜述了常規(guī)的電壓和時序預(yù)算分析和最大失真分析方法,詳細(xì)解釋對系統(tǒng)電壓預(yù)算和時序預(yù)算折衷的方法學(xué),以確保系統(tǒng)在大批量生產(chǎn)過程中的魯棒性。

3、
  本文重點對高速鏈路統(tǒng)計分析方法作了詳細(xì)的分析與討論,鏈路統(tǒng)計分析技術(shù)基于線性時不變理論(LTI),統(tǒng)計信令以及電路理論,以概率的方式來分析相關(guān)的噪聲和干擾,進而求解鏈路系統(tǒng)及其子系統(tǒng)的信令性能,本文將線性時不變(LTI)理論作為發(fā)送器?信道以及接收器系統(tǒng)中噪聲,抖動和信令建模的基礎(chǔ),對于一個線性時不變的鏈路系統(tǒng),在得到數(shù)據(jù)信號經(jīng)過信道有損傳輸?串?dāng)_及抖動影響之后到達接收器判決器的信號的時域函數(shù),就可以計算其 PDF,然后根據(jù)

4、這個 PDF建立相應(yīng)的眼圖和誤碼率累積分布函數(shù)(BER CDF),為實現(xiàn)高速鏈路的誤碼率預(yù)測,重點分析了符號間干擾ISI PDF,串?dāng)_PDF的建模方法,互連以及鏈路對電壓的衰減(比如ISI,串?dāng)_等因素)可以在頻域用S參數(shù)來表征,或者在時域用單位脈沖響應(yīng)/階躍響應(yīng)來表征,本課題利用 HSPICE仿真得到階躍響應(yīng)波形文件合成SBR響應(yīng),基于SBR響應(yīng),采用ISI光標(biāo)卷積的方法對ISI PDF進行建模,并對串?dāng)_響應(yīng)的PDF建模,繪出整個系統(tǒng)的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論