版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、鎖相環(huán)電路是一個使輸出信號與輸入信號在頻率和相位上保持同步的閉環(huán)控制系統(tǒng)。由于鎖相環(huán)的性能優(yōu)良,它已成為各類電子系統(tǒng)中不可缺少的基本部件。全數(shù)字鎖相環(huán)相比模擬鎖相環(huán),具有一切數(shù)字電路特有的顯著優(yōu)點,即參數(shù)穩(wěn)定,抗干擾能力強,集成度高。全數(shù)字鎖相環(huán)還解決了模擬鎖相環(huán)中壓控振蕩器(VCO)的非線性,鑒相器不精確,部件易飽和以及高階環(huán)不穩(wěn)定等難題。隨著現(xiàn)場可編程邏輯門陣列的誕生以及鎖相環(huán)理論與研究日益完善,全數(shù)字鎖相環(huán)得到了越來越廣泛的應(yīng)用。
2、
本文在對國內(nèi)外學者有關(guān)鎖相環(huán)的研究成果進行深入分析與借鑒的基礎(chǔ)上,針對傳統(tǒng)全數(shù)字鎖相環(huán)研究中存在的電路結(jié)構(gòu)復(fù)雜、鑒相精度不高、鎖相范圍窄等問題,提出了一種新型全數(shù)字鎖相環(huán)。與傳統(tǒng)鎖相環(huán)相比,在該鎖相系統(tǒng)內(nèi),改進了鑒相模塊的電路結(jié)構(gòu),其中的時間數(shù)字轉(zhuǎn)換電路可將鑒相誤差轉(zhuǎn)換為高精度數(shù)字信號;采用基于PI控制的雙邊沿觸發(fā)的數(shù)字環(huán)路濾波器取代了傳統(tǒng)的數(shù)字環(huán)路濾波器的電路結(jié)構(gòu);采用可變模分頻器來替換傳統(tǒng)的固定模分頻器。該全數(shù)字鎖相環(huán)利
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種時域全數(shù)字鎖相環(huán)的設(shè)計.pdf
- 寬頻域自動變模控制的全數(shù)字鎖相環(huán)的研究.pdf
- 一種自動變模全數(shù)字鎖相環(huán)的設(shè)計.pdf
- 全數(shù)字鎖相環(huán)設(shè)計
- 全數(shù)字鎖相環(huán)的設(shè)計
- 智能全數(shù)字鎖相環(huán)的設(shè)計
- 基于FPGA的新型全數(shù)字鎖相環(huán)的設(shè)計與實現(xiàn).pdf
- 一種低復(fù)雜度的線性全數(shù)字鎖相環(huán)的設(shè)計與實現(xiàn).pdf
- 全數(shù)字鎖相環(huán)電路的設(shè)計與實現(xiàn).pdf
- 基于FPGA的全數(shù)字鎖相環(huán)設(shè)計與研究.pdf
- 全數(shù)字鎖相環(huán)的研究與設(shè)計畢業(yè)設(shè)計
- 基于TDC的全數(shù)字鎖相環(huán)研究與設(shè)計.pdf
- 快速自適應(yīng)全數(shù)字鎖相環(huán)的研究與設(shè)計.pdf
- 2.4ghzcmos全數(shù)字鎖相環(huán)的研究與設(shè)計
- 基于游標環(huán)形的全數(shù)字鎖相環(huán)研究與設(shè)計.pdf
- 全數(shù)字鎖相環(huán)的vhdl設(shè)計【文獻綜述】
- 全數(shù)字鎖相環(huán)的vhdl設(shè)計【開題報告】
- FPGA內(nèi)全數(shù)字延時鎖相環(huán)的設(shè)計.pdf
- 基于FPGA的全數(shù)字鎖相環(huán)的設(shè)計與實現(xiàn).pdf
- 高速低抖動全數(shù)字鎖相環(huán)的設(shè)計研究.pdf
評論
0/150
提交評論