100~500Gb-s高速并行光接收機前端放大器陣列設(shè)計.pdf_第1頁
已閱讀1頁,還剩80頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、由于社會的發(fā)展,多媒體和網(wǎng)絡(luò)應(yīng)用等大容量高速數(shù)據(jù)的大量傳輸,人們對低功耗、寬帶寬、低損耗通信系統(tǒng)的需求日益增加。電互連技術(shù)存在固有的缺陷,如帶寬窄、功耗大、系統(tǒng)復雜、信道與信道之間互擾嚴重等,已無法滿足高速芯片之間的通信要求,而光互連卻因其自身的優(yōu)越性,如具有很大的數(shù)據(jù)容量、非常高的集成度、低功耗和高可靠性等優(yōu)點,發(fā)展成為最常用的高速通信系統(tǒng)之一。而在芯片集成上,CMOS工藝雖然速度不如雙極型晶體管,但具有高集成度、低價格、低功耗、代工

2、方便等優(yōu)點;BiCMOS工藝集合了MOSFET和雙極型晶體管,同時具有這兩種晶體管的優(yōu)點,同時也更加昂貴。CMOS和BiCMOS兩種工藝已成為當前IC設(shè)計所采用的主流工藝。
  前端放大器(FEA,F(xiàn)ront-End Amplifier)是光接收機的關(guān)鍵模塊,主要包括前置跨阻放大器(TiA,Trans-impedance Amplifier),限幅放大器(LA,Limiting Amplifier)以及輸出緩沖電路,其主要功能是將

3、由光電二極管檢測到的微弱電流信號轉(zhuǎn)化為具有一定幅度的電壓信號,以滿足后續(xù)的時鐘數(shù)據(jù)與恢復電路的要求。作為光信號轉(zhuǎn)換成電流信號后的第一個模擬電路模塊,其性能對整個接收機有著非常重要的影響。本文采用TSMC0.18μm CMOS工藝和IBM0.13μm BiCMOS工藝,分別設(shè)計了單路工作速率達10Gb/s和40Gb/s的12路并行前端放大器陣列。
  12×40Gb/s前端放大器陣列采用IBM0.13μm BiCMOS工藝,TIA采

4、用低阻抗的共基極結(jié)構(gòu),LA利用Cherry-Hooper結(jié)構(gòu)來達到帶寬拓展以及幅頻響應(yīng)更平坦的效果,在TIA和LA之間增加了Cascode增益級,輸出緩沖電路同樣采用了fT倍增技術(shù)。后仿真結(jié)果表明,在3.3V和2.5V雙電壓供電下該芯片的單路功耗為150mW,提供89.42dB的轉(zhuǎn)換增益與36.95GHz的-3dB帶寬。差分輸出電壓擺幅為900mV,滿足了設(shè)計指標的要求。12路并行陣列采用的相鄰兩信道的中心間距為250μm,芯片尺寸為7

5、00μm×3350μm。芯片已經(jīng)提交流片,在等待測試。
  12×10Gb/s前端放大器陣列采用TSMC0.18μm CMOS工藝,其中TIA采用共柵前饋技術(shù),主放大器主要采用了帶有級間反饋的三階有源負反饋技術(shù)以拓展其帶寬,輸出緩沖模塊采用fT倍增技術(shù)以減小其負載效應(yīng)。后仿真結(jié)果表明,在1.8V供電電壓下該芯片單路功耗僅為81mW,提供的增益為92.17dB,-3dB帶寬為8.95GHz的,差分輸出電壓擺幅為800mV,滿足了設(shè)計

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論