版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、伴隨著信息時(shí)代的飛速發(fā)展,數(shù)據(jù)傳輸和存儲(chǔ)越來(lái)越多的被廣泛應(yīng)用于通信、軍事、互聯(lián)網(wǎng)等不同領(lǐng)域。數(shù)據(jù)存儲(chǔ)技術(shù)已經(jīng)成為重要研究領(lǐng)域和研究熱點(diǎn)。近年來(lái)在雷達(dá)信號(hào)處理領(lǐng)域中,數(shù)據(jù)存儲(chǔ)作為整個(gè)系統(tǒng)的重要組成部分,對(duì)其數(shù)據(jù)速率、存儲(chǔ)容量、功耗、工作環(huán)境以及維護(hù)復(fù)雜程度等指標(biāo)要求不斷提高。如何設(shè)計(jì)一款性能滿足各方面需求的存儲(chǔ)設(shè)備,是本文主要討論內(nèi)容。
在存儲(chǔ)介質(zhì)選擇方面,選用Micron公司MLC型閃存芯片,該芯片單片讀寫速度幾十MB/s,內(nèi)
2、部具有多個(gè)獨(dú)立操作單元。利用芯片這一特性,采用多級(jí)流水、多片閃存并行操作的方式有效提高數(shù)據(jù)讀寫速度,滿足最低速率1.5GB/s的設(shè)計(jì)要求。
在控制器件選擇方面,選用Xilinx公司Virtex-6系列芯片,完成板卡的主要邏輯功能設(shè)計(jì)。Xilinx公司與Altera公司作為全球生產(chǎn)可編程門陣列芯片最大的兩家提供商,能夠?yàn)橛脩籼峁└鞣N需求、各種應(yīng)用領(lǐng)域的芯片產(chǎn)品,芯片設(shè)計(jì)具有豐富的經(jīng)驗(yàn)和廣大的用戶基礎(chǔ)。
利用 Micro
3、blaze軟核的可裁剪結(jié)構(gòu)搭建了嵌入式處理器,這種靈活的設(shè)計(jì)方法縮短了產(chǎn)品的研發(fā)周期,處理器結(jié)構(gòu)修改方便,通過Xilinx提供的EDK和SDK開發(fā)環(huán)境即可完成全部設(shè)計(jì)流程。
通過Verilog HDL硬件語(yǔ)言編程,設(shè)計(jì)了PCI-E、Serial RapidIO等高速接口。Virtex-6系列的高速接口硬件上基于GTX吉比特收發(fā)器,通過調(diào)用IP核實(shí)現(xiàn)不同協(xié)議接口標(biāo)準(zhǔn)的物理層和數(shù)據(jù)鏈路層。本文介紹了 PCI-E總線協(xié)議,分析數(shù)據(jù)鏈
4、路層之上事務(wù)層的工作方式,設(shè)計(jì)通過事務(wù)層對(duì)包的組裝和解析,完成 PIO方式和DMA方式的信息傳輸。
通過對(duì)數(shù)據(jù)檢錯(cuò)糾錯(cuò)的校驗(yàn)機(jī)制進(jìn)行研究,介紹BCH碼理論基礎(chǔ),敘述了編碼與解碼的公式推導(dǎo)。通過優(yōu)化設(shè)計(jì)方法,選用矩陣乘法實(shí)現(xiàn)BCH編碼部分,選用BM迭代算法和錢搜索算法實(shí)現(xiàn)BCH解碼部分。
本文基于實(shí)驗(yàn)室某雷達(dá)信號(hào)處理項(xiàng)目,針對(duì)雷達(dá)系統(tǒng)的性能需求和工作環(huán)境的限制等情況,討論實(shí)現(xiàn)高速高密度存儲(chǔ)系統(tǒng)的方案設(shè)計(jì)和具體實(shí)現(xiàn)方法。
5、該系統(tǒng)采取閃存芯片組成存儲(chǔ)陣列,Xilinx公司Virtex-6系列FPGA芯片為控制芯片,通過流水和并行操作的方式實(shí)現(xiàn)了讀寫速率1.5GB/ s、容量3TB、能夠通過PCI-E和Serial RapidIO等高速接口與單板機(jī)和雷達(dá)系統(tǒng)的其他功能模塊相互通信,同時(shí)設(shè)計(jì)并實(shí)現(xiàn)了一定糾錯(cuò)能力的差錯(cuò)控制編碼,達(dá)到高速高密度存儲(chǔ)系統(tǒng)的設(shè)計(jì)需求。經(jīng)過大量實(shí)驗(yàn),得到的結(jié)果表明本文所設(shè)計(jì)的高速高密度存儲(chǔ)系統(tǒng)的各項(xiàng)性能指標(biāo)滿足設(shè)計(jì)要求,保證在要求的環(huán)境
溫馨提示
- 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 極高密度磁存儲(chǔ)系統(tǒng)的設(shè)計(jì)與微磁學(xué)研究.pdf
- 高密度光存儲(chǔ)系統(tǒng)PRML數(shù)據(jù)通道的研究與ASIC設(shè)計(jì)實(shí)現(xiàn).pdf
- 硫系相變高密度探針存儲(chǔ)系統(tǒng)的研究.pdf
- 高密度FPGA配置體系的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速大容量存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速數(shù)據(jù)存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)的實(shí)現(xiàn).pdf
- 基于FPGA的高速存儲(chǔ)系統(tǒng).pdf
- 基于FPGA的脫機(jī)高速圖像存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的Huffman編碼并行實(shí)現(xiàn)及高速存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)傳輸及存儲(chǔ)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的eMMC陣列存儲(chǔ)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的圖像采集存儲(chǔ)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速數(shù)據(jù)采集及海量存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)據(jù)加密存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高密度光盤Viterbi譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于ARM+FPGA的高速信號(hào)采集與存儲(chǔ)系統(tǒng)設(shè)計(jì).pdf
- 高密度非揮發(fā)存儲(chǔ)體系的建模與設(shè)計(jì).pdf
- 通用高速存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論