數(shù)字電視碼流輸出、截取卡的研制與碼流預(yù)處理的研究.pdf_第1頁
已閱讀1頁,還剩113頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、該文在課題組已有工作基礎(chǔ)上,完善、發(fā)展了數(shù)字電視傳輸流生成、分析、檢錯、輸出、截取系統(tǒng).首先,采用最新商品化的高速器件,設(shè)計、實現(xiàn)了單FIFO緩存器、占用PCI 16位數(shù)據(jù)的方案.設(shè)計并實現(xiàn)了兩片先入先出(FIFO)存儲器讀(輸出)寫(截取)時鐘的錯開,即分別取八分之一串行碼率時鐘的奇、 偶節(jié)拍,便捷地完成了PCI總線16位數(shù)據(jù)與機頂盒8位數(shù)據(jù)的轉(zhuǎn)換.所采用的PCI 16位數(shù)據(jù)線方案是一種折衷考慮一方面與8位數(shù)據(jù)相比,提高了效率,在相同

2、數(shù)據(jù)傳輸速率下,有利于降低時鐘頻率;另一方面,若用32位數(shù)據(jù)方案,則需4片外部FIFO,會增加電路的復(fù)雜度.繼而,該論文設(shè)計、實現(xiàn)了TS輸出與截取功能及電路的整合.利用PCI總線接口芯片S5933的雙向性,令其內(nèi)部的兩套FIFO,分別完成由PCI到ADD_ON和ADD_ON到PCI的數(shù)據(jù)傳遞,并成功地把輸出與截取電路中的外FIFO讀、寫控制電路歸一化,得以用一套外FIFO及其外圍控制電路,完成輸出和截取兩種功能,碼流速率為3Mbps~3

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論