版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著計算機(jī)網(wǎng)絡(luò)和通信系統(tǒng)的發(fā)展,對接口電路和外圍器件在執(zhí)行速度上提出了更高的要求。本設(shè)計中的網(wǎng)絡(luò)處理器外接SRAM,主要用于存儲網(wǎng)絡(luò)處理器分組描述符,隊列描述符以及索引表,SRAM控制接口完成控制網(wǎng)絡(luò)處理器內(nèi)部的異構(gòu)并行多處理器對片外SRAM資源的存取訪問,將不同處理器的專用指令轉(zhuǎn)化成SRAM可以識別的操作命令,并完成相應(yīng)的網(wǎng)絡(luò)操作。
針對網(wǎng)絡(luò)應(yīng)用,本設(shè)計中的SRAM控制接口具有以下三個特點:第一,SRAM控制接口支持網(wǎng)絡(luò)
2、處理中不同指令集異構(gòu)并行多處理器共享片外SRAM;第二,除了支持讀和寫操作以外,根據(jù)網(wǎng)絡(luò)數(shù)據(jù)處理需要,SRAM控制接口還能夠完成讀鎖操作、寫解鎖操作、解鎖操作、POP操作、PUSH操作以及位寫操作等6種操作,在功能上能夠更有效地支持網(wǎng)絡(luò)數(shù)據(jù)處理,提高總線利用率;第三,SRAM控制接口能夠根據(jù)片外SRAM存儲容量的變化進(jìn)行容量配置,即:當(dāng)多處理器對不同存儲容量的片外SRAM進(jìn)行訪問時,不需要改變SRAM控制接口模塊的硬件結(jié)構(gòu),只需要配置S
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于多處理器的織機(jī)控制模塊設(shè)計.pdf
- 多處理器并行計算硬件平臺研究.pdf
- 并行多處理器系統(tǒng)容錯的研究與實現(xiàn).pdf
- 基于模塊的調(diào)度策略及其對多處理器系統(tǒng)的支持.pdf
- 基于FPGA的多處理器系統(tǒng)通訊接口設(shè)計.pdf
- 面向多處理器的并行垃圾回收機(jī)制的研究.pdf
- 媒體多處理器系統(tǒng)芯片的設(shè)計研究.pdf
- 異構(gòu)多處理器嵌入式平臺研究與實現(xiàn).pdf
- 基于MV05的單芯片多處理器并行處理架構(gòu)設(shè)計.pdf
- 基于FPGA的異構(gòu)多處理器導(dǎo)航計算機(jī)設(shè)計.pdf
- 多處理器系統(tǒng)監(jiān)控的研究與設(shè)計.pdf
- 單處理器及多處理器系統(tǒng)節(jié)能技術(shù)的研究.pdf
- 基于NiosⅡ的多處理器設(shè)計及應(yīng)用.pdf
- 基于并行多處理器的h.263編碼器設(shè)計與實現(xiàn)
- 面向異構(gòu)多處理器平臺的動態(tài)可重構(gòu)技術(shù)研究.pdf
- 多處理器EPDF Pfair算法的研究.pdf
- 基于多處理器的通用視頻處理平臺設(shè)計.pdf
- 多處理器系統(tǒng)中的線程調(diào)度研究.pdf
- 多處理器系統(tǒng)任務(wù)調(diào)度研究.pdf
- 并行多處理器h.263視頻解碼器設(shè)計與實現(xiàn)
評論
0/150
提交評論